▍1. SMBUS总线的verilog实现
实现两个状态机和不同的数据传输方式,按照smbus总线的要求进行调节每位的传输,从起始位到终值位,能够较好的实现
实现两个状态机和不同的数据传输方式,按照smbus总线的要求进行调节每位的传输,从起始位到终值位,能够较好的实现
基于FPGA的三相异步电机变频调速程序,对三相桥式逆变器进行控制,采用VVVF调速方法,红外遥控设置频率。 基于FPGA的三相异步电机变频调速程序,对三相桥式逆变器进行控制,采用VVVF调速方法,红外遥控设置频率。 基于FPGA的三相异步电机变频调速程序,对三相桥式逆变器进行控制,采用VVVF调速方法,红外遥控设置频率。
OV7725 相机使用 I2C 通信接口。将数据保存到 SDRAM,并呈现到 VGA 显示。它可以支持所有可用的显示分辨率。
This is hardware implemented Gaussian random number generator based on the article attached in the folder "Document" The system is based on the Ziggurat Gaussin random algorithm and implemented when I was under-graduate. Although it is not my original system, it is so helpful cause I can acquire a lot of useful skills of verilog programming such as pipeline. It is well simulated on the synthesis tool (ISE14.7) and the printed data can be verified using Matlab which is in the "Document" folder. The testbench fils is tb_Zigg.v, and the top module file is top_Zigg.v Goodlucks~
SPI的Verilog实现(非常的全面和详细,还带有SPI算法的注解),此代码是SPI接口的Master和slaver 的Verilog源代码
CSCC标准下的RS(255,223)码的译码器设计,采用verilog语言编程实现,在软件QUARTUS II 9.0环境下仿真通过,并在CYCLONE IV系列开发板调试通过。
使用matlab的simulink工具滤波器功能实现了FIR系数的计算,同时使用verilog hdl实现了功能仿真,通过调试在Xilinx的ZEDBOARD板子上实现了结果,使得FIR的应用得以在硬件上实现,调试和注解有写。
GPS软件接收机基带处理的verilog程序,通过解扩解调,同步等过程将中频数据转换为原始导航数据
这种电路将加载 (写) 的地址内的 RAM 和显示地址的数据序列。 在读期间,我们可以触发一个中断对数据进行排序升序和显示 5 次,并返回 回读状态。
本文阐述了设计的 4 位携带看前方 adder.this 加法器是比较会波及进位加法器的高速度。
卷积编码器217,已验证, conv(171,133) x1=1+d+d^2+d^3+d^6 x2=~(1+d^2+d^3+d^5+d^6)
它由 verilog 语言编程和主要代码是 UART,主要来源代码是 uart_receiver.v /uart_transmitter.v/lpm_mux0.v/myfifo.v......一些波形文件可以帮助您了解更多的模拟信息。
在De2开发板上进行简单的控制lcd1602显示器在指定位置显示出指定的ASCII 字符, 语言是verilog HDL。
资源描述详细的阅读了AHB协议规范,采用Verilog硬件描述语言,按照协议要求设计主机与从机。时序仿真通过。在压缩包里附有该设计的验证程序。
我在这方面没有经验verilog.now公司我在做iq解调器项目。所以请提供解调器的verilog代码项目.iq解调器项目包括射频数据、混频器、低通滤波器、同相分量I、正交分量Q。
资源描述利用ALTERA FPGA+DM9000实现以太网通讯,包过DM9000驱动,DE2开发板的应用范例,简化的TCP/IP协议,以及各种相关论文
实现以太网mac层帧设计,在modelsim上可以直接仿真实现,对于以太网和FPGA的学习有很大的帮助。同时对于以太网的帧格式的设计方面的学习 帮助也非常的大。