▍1. DDR2控制器,verilog源码
利用verilog编写的ddr2控制器,实现了ddr2的读写功能,在xilinx vietex5上得以实现,实现了成像算法中的数据转置,啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊
利用verilog编写的ddr2控制器,实现了ddr2的读写功能,在xilinx vietex5上得以实现,实现了成像算法中的数据转置,啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊啊
verilog8位浮点数四则运算。其中mantisa为4位,exp位为3位,符号位1位。可以为其他比特数的浮点运算verilog代码作为借鉴。程序包含testbench可以直接运行。
此简化程序模拟并行进,串行出。在 Altera 开发板上成功实施。 在并行进,串行出的情况下,数据以串行方式接受,并且输出后一定数量的时钟周期。
现在我做的一些项目使用 i2cwhile wellso 我在这里做项目,i2c 奴隶啊不努力获取一些有关它的信息这里是 i2c 主代码
高级加密标准(英语:Advanced Encryption Standard,缩写:AES),在密码学 请点击左侧文件开始预览 !预览只提供20%的代码片段,完整代码需下载后查看 加载中 侵权举报
•TheI²C (使用电路) 一般被称为"两个 wireinterface"。•ThisI²C 接口将创建主设备和从设备之间的通信。•Theinterface 将读取主人的命令,并发送相应的对主人。••Ourinterface 设计包括读和写操作,将能交流掌握并通过 I2C 奴隶。
应用背景 在图像处理领域中,及数字信号处理中,很多时候需要用到FFT(快速傅里叶变换)。 很多人不知道如何使用快速傅里叶变换。其实快速傅里叶变换并不复杂,这里提供FFT进行256点的快速傅里叶变换,并给出测试激励。仿真全部通过,基于ISE14.2 xilinx公司提供的IP核。 关键技术快速傅里叶变化并没有那么神秘,程序中有注释,可以不看公司的手册就可以简单实用FFT IP核了。 这里我们并不是编写FFT核,二是利用xilinx公司提供的IP核,本工程就是教你如何使用FFT核。 很多人不知道如何使用快速傅里叶变换。其实快速傅里叶变换并不复杂。 读者可以使用MaTLAB仿真,同FFT ip核的结果进行对比,可以更好的理解FFT变换
AES的Verilog实现源码,速度还可以,s盒使用case实现的,testbench的测试数据有2百多,已经过验证。在DC 下跑到800mHZ.
在黑金AX7103板子上(A7)实现的demo工程中,存在一些bug。给与修正
sdram_cmd.v是控制sdram的命令集合。网上资料,是控制sdram的命令集合。网上资料。控制sdram的命令集合。网上资料控制sdram的命令集合。网上资料。
Booth 算法使用 Verilog HDL 实现用于 16 位乘法签名和未经签名的数字。展位乘数作品上的添加和转移操作的二进制数。
· 成功地设计并实现了基本块的 MIPS 包括 5 阶段管道、 拖延技术和数据转发。 · 设计并实施一个智能的调度程序,将帮助减少消费物价指数,受 1 时钟周期引起的负载和其下一条指令之间的数据依赖在拖延管道。 · 使用的工具: Verilog 的风投公司,设计视觉。
SDRAM即同步动态随机存储器,同步是指 Memory工作需要同步时钟,内部的命令的发送与数据的传输都以它为基准;动态是指存储阵列需要不断的刷新来保证数据不丢失;随机是指数据不是线性依次存储,而是自由指定地址进行数据读写。因为SDRAM具有存取速度大大高于FLASH存储器, 且具有读/写的属性, 因此SDRAM在系统中主要用于程序的运行空间,大数据的存储及堆栈。SDRAM是高速的动态随机存取存储器, 它的同步接口和完全流水线的内部结构使其拥有极大的数据速率, SDRAM的时钟频率可以达到100Mhz以上, 一片16位数据宽度的SDRAM的读写数据带宽达到1.6Gbit/s。
5阶数字滤波器 使用了coregenerator产生的multiplier,这个应该是最节省资源的方式了
资源描述基于FPGA的13位Barker码的实现,用Verilog语言编写相关器,利用FPGA实现13位Barker码相关器,并对其用Modelsim仿真。
这是一个学习verilog HDL的好资料,适合于初学者,讲解详细,从浅入深,学好这个语言,是学习硬件描述语言的好东西,好资料!