▍1. design of 8 point fft
本课题描述了基于fpga的32点fft的设计。这里进行verilog编码来实现这个32点fft。使用xilinx ise 12.1版本进行合成和模拟;
本课题描述了基于fpga的32点fft的设计。这里进行verilog编码来实现这个32点fft。使用xilinx ise 12.1版本进行合成和模拟;
设计一个出租车计价器,共有三个输入,分别是启动开关、计时脉冲(25MHz)、行程脉冲(每 100 米 1 个脉冲)。 输出显示为付费金额。工作原理如下: 当启动开关闭合后,显示起车费 5 元。当行程小于 5 公里时,按照 5 元显示付费。 当超过 5 公里后, 开始按照行程增加应付车费,每公里按照 1 元计费,要求每 500 米增加 0.5 元进行加法累计,并显示应付车费总额。当出现停车等待时,按照每 2 分钟折合 1 公里计费, 要求每分钟增加 0.5 元进行加法累计,并显示应付车费总额。
VGA的verilog实现,通过宏控制输出格式,兼容altera的avalon总线。
基于FPGA平台的verilog语言编写的uart串口通信代码,可以实现发射和接收,并附有multism仿真代码。可以实现功能。Uart serial communication code written based on FPGA platform verilog language can realize transmit and receive, with multism simulation code. Can achieve the function.
uart代码dsdlab与我的时钟代码.it是一个用于实现uart设计的verilog代码代码。这个是数字系统设计实验室的实践。
应用背景两个摄像头,一个FPGA。相机都可以显示在VGA显示器采用开关[ 5 ]。关键技术ccd_capture V / V。i2c_ccd_config V / V。i2c_controller V / V。raw2rgb V / V。seg7_lut V / V。vga_controller V / V。
资源描述基于Avalon总线的PWM的实现,verlog语言编程
总4个模块。lcd_test顶层调用矩阵和lcd_1602,lcd_diver是写时序,lcd_ctrl是初始化及用户模式(即正常工作状态:发指令;数据和位置)。key_board矩阵驱动,已经过版级验证即按相应按键能在lcd上显示。
使用Verilog编写代码,实现集成芯片MT89L80的功能,代码配置ram后可以直接使用,完成256x256个时隙交换,其中主要模块包括接收模块、发送模块、cpu接口模块,寄存器配置模块,接续寄存器模块等。
资源描述该代码通过例化ram,然后再利用读写指针的比较来判断full和empty的状态,从而实现了同步FIFO的设计
verilog matlab iir 数字滤波器 IIR低通滤波器,matlab与verilog程序完全对应 IIR低通滤波器,matlab与verilog程序完全对应 IIR低通滤波器,matlab与verilog程序完全对应
它是为使用多个波纹的常规结构的 16 位进行选择加法器 verilog 代码执行加法器和多路复用器
包含大量nios开发源码,包含详细的实验步骤和verilog代码,以及怎样用quartus和nios联合开发soc系统,
使用verilog语言编写的SDRAM读写程序,设置为突发读、突发写、全页读写模式。
资源描述通用输入/输出(GPIO) ;在 通用集成电路引脚; ;其行为包括无论是输入或输出引脚可由用户在运行时间 。GPIO引脚没有预定的目的,而去使用默认的。其思想是,有时一个系统集成商,建立一个完整的系统可能需要一把额外的数字控制线,并有这些可从一个芯片,避免了安排额外的电路,以提供他们。例如, ;realtekalc260芯片(音频编解码器)有8个GPIO引脚,从而去使用默认的。一些系统集成商(宏碁公司 ;笔记本电脑)使用第一个GPIO(GPIO0)在打开的alc260 ;放大器 ;用于笔记本电脑的内置扬声器和耳机插孔外 。
Here, we present the first available open-source 512 bit RSA core. This is an early prototype version of a full FIPS Certified 512-4096 capable RSA Crypto-core which will be on sale soon. The version provided, has not the same performance than the final product since it was a proof of concept that we decided to release to the community in order to help small projects which need RSA ciphering.
代码已经有优化,实现了PCM的verilog实现,可以用来学习哦。适合对PCM初学者有很好的指导作用。希望能够帮助到你。代码已经有优化,实现了PCM的verilog实现,可以用来学习哦。适合对PCM初学者有很好的指导作用。希望能够帮助到你。
我们已在 verilog (硬件描述语言) 实施 D 触发器。该代码被合成模拟在 Xilinx ISE 设计套件 14。
基于verilog的串口收发程序,使用组合逻辑加时序逻辑的方式编写,易于灵活修改!