登录

最新会员 最新下载

成为了本站VIP会员

12月25日 15:38

成为了本站VIP会员

12月25日 12:28

成为了本站VIP会员

12月25日 12:10

成为了本站VIP会员

12月24日 23:54

成为了本站VIP会员

12月24日 23:29

成为了本站VIP会员

12月21日 19:40
已选条件
  1. 编程语言:Verilog
  2. 代码类别:所有
  3. 发布时间:近三天
全部撤销
编程语言 更多 收起
代码类别 更多 收起
发布时间
更多选项

1. 基于Nios II checksum利用 altera的验证C2H accelerator的系统-Cyclone II

基于Nios II checksum利用 altera的验证C2H accelerator的系统,已用DE-2 board 验证过, 里面还有DMA 方式的 component,Software Code, Custom Instruction, 和普通的component 各做了比较。 对想了解NiosII 系统的应该有很大的帮助。

1
下载
61
浏览
2022-11-11发布

2. 基于xc5vlx110t的硬件测试程序

这是一个基于xc5vlx110t的硬件测试程序,包括waterled,独立拨码开关等,可以用于初学者熟悉FPGA下载流程和检测硬件是否状况良好,从而把更多地精力投入到逻辑设计上来,避免不必要的浪费

1
下载
62
浏览
2022-11-11发布

3. 不使用乘法器的乘法运算

无需使用任何乘法器乘法运算。乘法是通过使用移位操作,并找出一些乘法创新的想法,无需使用乘数。

1
下载
66
浏览
2022-11-10发布

4. zybo-Embedded System Design Flow on Zynq

zybo-Embedded System Design Flow on Zynq 实现ZYBO接受串口的数据,然后将键盘数据的4位二进制码通过四个LED灯显示:

1
下载
62
浏览
2022-11-10发布

5. 基于FPGA的DDS设计

应用Verilog进行编写的四种波形发生的程序,并结合DE2板与DVCC实验板上的D/A转换器在示波器上显示出了波形。初步了解Verilog的编程及DE2板的应用,加强对其实际应用的操作。

1
下载
71
浏览
2022-11-08发布

6. VGA 脱开功能为斯巴达

用来代表不同的颜色,在 FPGA 使用斯巴达 3E 板,然后更改使用开关来得到不同的颜色

1
下载
75
浏览
2022-11-08发布

8. Verilog数控分频器的设计

分析参考代码中的各语句功能、设计原理、逻辑功能,根据图1的波形提示,编写相应的Testbench文件代码,并用Modelsim进行仿真(仿真可以跳过时钟分频到100hz进程)。 在此基础上进行硬件验证。实验方法为:将clk接20Mhz时钟信号,rst_n接核心板开关S1,fout接发光二极管SD0,预置值d从DKA0-DKA7输入,改变d的输入,从发光二极管SD0判断输出信号的频率。

1
下载
60
浏览
2022-11-07发布

9. 卷积编码 FPGA

FPGA实现的卷积编码,1/2编码效率,可在此基础上改为其他码率,如2/3 3/4等

1
下载
51
浏览
2022-11-04发布

10. Verilog实现的点乘运算

实现矩阵相乘,即点积运算,为VERILOG语言。可以根据自己的需要改变维数,采用了流水线的结构-Achieve matrix multiplication, ie dot product operations, for VERILOG language. You can change the dimension according to their needs, using a pipeline structure

2
下载
84
浏览
2022-11-03发布

11. 指令Cache的verilog代码

16位cpu的icache verilog实现代码,每行4个字,并且通过字节寻址,映射方式为直接映射,使用查表法。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。。

1
下载
72
浏览
2022-11-02发布

12. pwm virterbi 译码器

维特比译码器使用维特比译码算法采用卷积码进行编码的比特流解码。还有其他算法译码卷积编码的流 (例如,Fano 算法)。维特比译码算法是最耗费资源的但它的最大似然解码。这最常用的约束长度 k 的卷积码译码 < = 10,但值 k = 15 都在实践中使用。由安德鲁 J 制定并发表论文汇刊信息理论、 IT-13 卷,第 260-269 页"错误边界为卷积码和渐近最优解码算法",在 1967 年 4 月,维特比译码。

2
下载
62
浏览
2022-11-02发布

13. 椭圆曲线加密算法verilog代码

椭圆加密算法(ECC)是一种公钥加密体制,最初由Koblitz和Miller两人于1985年提出,其数学基础是利用椭圆曲线上的有理点构成Abel加法群上椭圆离散对数的计算困难性。椭圆曲线密码体制来源于对椭圆曲线的研究,所谓椭圆曲线指的是由韦尔斯特拉斯(Weierstrass)方程:y2+a1xy+a3y=x3+a2x2+a4x+a6 (1)所确定的平面曲线。其中系数ai(I=1,2,…,6)定义在某个域上,可以是有理数域、实数域、复数域,还可以是有限域GF(pr),椭圆曲线密码体制中用到的椭圆曲线都是定义在有限域上的。椭圆曲线上所有的点外加一个叫做无穷远点的特殊点构成的集合连同一个定义的加法运算构成一个Abel群。在等式mP=P+P+…+P=Q (2)中,已知m和点P求点Q比较容易,反之已知点Q和点P求m却是相当困难的,这个问题称为椭圆曲线上点群的离散对数问题。椭圆曲线密码体制正是利用这个困难问题设计而来。椭圆曲线应用到密码学上最早是由Neal Koblitz 和Victor Miller在1985年分别独立提出的。椭圆曲线密码体制是目前已知的公钥体制中,对每比特所提供加密强度最高的一种体制。解椭圆曲线上的离散对数问题的最好算法是Pollard rho方法,其时间复杂度为,是完全指数阶的。其中n为等式(2)中m的二进制表示的位数。当n=234, 约为2117,需要1.6x1023 MIPS 年的时间。而我们熟知的RSA所利用的是大整数分解的困难问题,目前对于一般情况下的因数分解的最好算法的时间复杂度是子指数阶的,当n=2048时,需要2x1020MIPS年的时间。也就是说当RSA的密钥使用2048位时,ECC的密钥使用234位所获得的安全强度还高出许多。它们之间的密钥长度却相差达9倍,当ECC的密钥更大时它们之间差距将更大。更ECC密钥短的优点是非常明显的,随加密强度的提高,密钥长度变化不大。德国、日本、法国、美国、加拿大等国的很多密码学研究小组及一些公司实现了椭圆曲线密码体制,我国也有一些密码学者做了这方面的工作。许多标准化组织已经或正在制定关于椭圆曲线的标准,同时也有许多的厂商已经或正在开发基于椭圆曲线

1
下载
69
浏览
2022-10-31发布

14. 华为 典型verilog 程序设计 大全

本源代码集合,含有华为几十例经典的功能代码,经过反复的测试可以完美运行,不会发生代码上的错误,可以放心使用,希望有需要的人可以下下来参考一下

2
下载
83
浏览
2022-10-31发布

15. Verilog code gen

根据配置生成verilog module 可用于生成模块顶层接口,寄存器接口; 集成若干个模块; 生成模块简单testbench;

1
下载
54
浏览
2022-10-30发布

16. 对于功能的宽边测试阵列架构采用Verilog共享的逻辑

应用背景当内置测试生成用于设计,可以划分为逻辑块,它是有利的确定测试具有相似特性的块组,并使用每个组中的块相同的内置测试生成逻辑。本文研究这一问题的一个内置的测试生成方法,产生功能的宽边的测试。功能的宽边的测试是重要的解决延迟故障检测及避免过大的功耗在测试中应用。本文讨论了测试生成的设计一组逻辑块,以及组的选择。关键技术并;宽边的功能测试[ 4 ]确保扫描状态是一个电路可以输入的状态在功能操作,或可到达状态。为宽边测试[ 5 ],他们在一个初始的时钟周期的两个时钟周期运行的电路扫描状态。这一结果在一二种模式测试中的应用。自状态扫描是一个可到达状态,2个模式测试需要的电路通过状态转换,保证在功能上是可行的运行。检测到的延迟故障也会影响到功能操作,目前的要求不超过那些可能在功能操作过程中。这减轻了过度测试所描述的类型在[ 1 ]中[ 3 ]。此外,在快速功能时钟的功耗功能的宽边测试周期不超过可能在功能操作。

1
下载
77
浏览
2022-10-29发布

17. Veriolg HDL的D触发器

D触发器程序,适合初学者使用和学习,Verilog hdl语言的,使用Xillinx公司的芯片。

1
下载
58
浏览
2022-10-29发布

18. atm码

atm工作程序功能

1
下载
55
浏览
2022-10-27发布

19. verilog 温度控制命令

verilog 温度控制命令 实现了温度的采集和运算,以及其他控制命令 很好哦

1
下载
65
浏览
2022-10-26发布

20. Hamming Code Verilog HDL Code

本程式是利用Verilog HDL 來實現來實現數位電路的實現,實現電路為Error Correcting Code之中的Hamming Code 來解決系統之中的錯誤位元 並且偵測位元並且還原。

1
下载
89
浏览
2022-10-26发布