▍2. 这是我自己编写的三分频,也就是奇数分频,占空比为1:1,当然如果需要其它奇数分频,只要将程序里面的N和counter修改即可...
这是我自己编写的三分频,也就是奇数分频,占空比为1:1,当然如果需要其它奇数分频,只要将程序里面的N和counter修改即可-This was my third prepared by the frequency, which is odd hours, frequency and duty ratio of 1:1. Of course, if the needs of other odd hours, frequency, as long as the proceedings inside the N and counter can be amended
▍3. EDA设计 交通灯
设计一个控制十字路口的交通信号灯。 某大学决定在校园学术路文化路交汇处安装交通灯,以控制交通。两套交通信号灯,redA,yellowA,greenA和redC,yellowC,greenC分别安装在学术路上和文化路上。两个传感器TA和TC分别安装在这两条路上。如果有交通,每个传感器都会显示为TRUE,如果街道为空,则表示FALSE。 当控制器复位时,学术路的绿灯亮,文化路上为红灯亮。 每5秒钟,控制器检查流量传感器并决定下一个状态。只要学术大楼出现交通,即TA=1,绿灯亮;当学术大街上无交通, 黄灯亮5秒钟,然后变成红灯,同时文化路上绿灯亮。 在这种状态下,每5秒控制器检查文化路上的交通传感器。只要文化路上有交通就保持绿灯亮。如果没有交通,绿灯会变成黄灯,最后变成红灯。
▍4. 用verilog写的各种实用的分频器,很好的参考例子。
用verilog写的各种实用的分频器,很好的参考例子。-Using Verilog to write a variety of practical divider, a good reference example.
▍5. 组合电路的设计8位加法器设计(ADD8.vhd)
组合电路的设计8位加法器设计(ADD8.vhd)-Combinational Circuit Design 8-bit adder design (ADD8.vhd)
▍6. DDS Verilog 代码。包含英文文档说明
DDS Verilog 代码。包含英文文档说明-DDS Verilog code. Containing the English documentation
▍7. 用于当前电子的开关电源转换器(开关电源)。
开关电源变换器(Switching Power Supply)为当前电子产品中应用非常广泛的功率器件,在日常生活中无处不在
▍8. 完成一个FIR数字滤波器的设计。要求: 1、 基于直接型和分布式两种算法。 2、 输入数据宽度为8位,输出数据宽度为16位。 3、 滤波器的阶数为1...
完成一个FIR数字滤波器的设计。要求: 1、 基于直接型和分布式两种算法。 2、 输入数据宽度为8位,输出数据宽度为16位。 3、 滤波器的阶数为16阶,抽头系数分别为h[0]=h[15]=0000,h[1]=h[14]=0065,h[2]=h[13]=018F,h[3]=h[12]=035A,h[4]=h[11]=0579,h[5]=h[10]=078E,h[6]=h[9]=0935,h[7]=h[8]=0A1F。 -Completion of a FIR digital filter design. Requirements: one, based on the direct type and distributed two algorithms. 2, input data width of 8, the output data width of 16. 3, filter order of 16 bands, tap coefficients for h [0] = h [15] = 0000, h [1] = h [14] = 0065, h [2] = h [13] = 018F , h [3] = h [12] = 035A, h [4] = h [11] = 0579, h [5] = h [10] = 078E, h [6] = h [9] = 0935, h [7] = h [8] = 0A1F.
▍9. 基于FPGA的高性能32位浮点FFTIP核的开发,适合fpga工程技术人员参考...
基于FPGA的高性能32位浮点FFTIP核的开发,适合fpga工程技术人员参考-FPGA-based high-performance 32-bit floating-point nuclear FFTIP development, engineering and technical personnel for reference fpga
▍10. I2C is a two
I2C is a two-wire, bi-directional serial bus that provides a simple and efficient method of data exchange between devices.
▍11. HDB3码编码器
本文以FPGA为硬件平台,基于EDA工具QUARTUSⅡ为软件平台上对HDB3编/译码进行实现。由于在EDA的软件平台QUARTUSⅡ上不能处理双极性的信号,因此对HDB3码的编/译码的实现分为:软件部分和硬件部分。软件部分是基于QUARTUSⅡ的平台上对输入的码元进行编码和译码,通过系统仿真,验证了HDB3码的编译码的正确性;硬件部分采用CD74HC4052双四选一的数模选择器实现单极性到双极性的转换;采用AD790和SE5539实现双极性到单极性的转换。最后,通过仿真,验证了方案的正确性。
▍12. 波形发生器,用于编写testbentch文件。非常实用
波形发生器,用于编写testbentch文件。非常实用-Waveform generator, for the preparation of testbentch files. Useful
▍15. 6通道正弦波发生器,产生频率,相位,幅值都可调的正弦波形...
6通道正弦波发生器,产生频率,相位,幅值都可调的正弦波形-6-channel sine wave generator, resulting in frequency, phase, amplitude of the sinusoidal waveform are adjustable
▍16. xilinx公司的FPGA实现数字视频信号处理器。语言是VHDL。
xilinx公司的FPGA实现数字视频信号处理器。语言是VHDL。-Xilinx FPGA to achieve the company
▍17. HDLC some relevant documents, HDLC design may be very helpful!
HDLC的一些相关文档,可能对HDLC设计有很大的帮助!-HDLC some relevant documents, HDLC design may be very helpful!
▍18. 8051 verilog achieve, enclosing testbench, c language debugging procedures
8051的verilog实现,内附testbench,c语言调试程序-8051 verilog achieve, enclosing testbench, c language debugging procedures
▍19. protel中fpga封装库3,非常难找的
protel中fpga封装库3,非常难找的-protel library in fpga package three, very difficult to find the
▍20. fpga clock design, the information is better, for your reference, non
fpga clock 设计,资料较好,供大家参考,非商用目的哦-fpga clock design, the information is better, for your reference, non-commercial purposes Oh