登录
首页 » VHDL » "Verilog HDL Design Guide" 8

"Verilog HDL Design Guide" 8

于 2022-10-10 发布 文件大小:4.85 kB
0 51
下载积分: 2 下载次数: 1

代码说明:

《Verilog HDL 程序设计教程》8-"Verilog HDL Design Guide" 8

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • bootstrap_ace_v1.3.2
    多年项目经验测试文档测试文档,重要保存重要保存重要保存重要保存重要保存重要保存(Years of project experience testing document testing, it is important to save save save important important important important to save save save important)
    2016-03-05 15:46:27下载
    积分:1
  • 256 点的 IFFT 执行的设计与实现
    执行 256 点, 基数 4 IFFT 算法,提出了一种高速和 16 位复杂 IFFT。通过 使用固定的几何寻址模式,管道设计和块浮点 结构,数据具有更高的精度和动态范围。建议 本文分析了逻辑大小、 面积、 功耗的体系结构 使用 Xilinx 8.2。
    2022-03-04 17:43:30下载
    积分:1
  • Verilog code to calculate Sobel
    Verilog code to calculate Sobel
    2022-03-24 08:25:30下载
    积分:1
  • regress-900055
    The Date prototype object is itself a Date object (its [[Class]] is "Date") whose value is NaN.
    2013-12-27 00:29:58下载
    积分:1
  • zw222
    ZardWars Files ------------------------------
    2014-03-20 01:43:16下载
    积分:1
  • Verilog HDL
    基于Verilog HDL的数字电压表的程序-Verilog HDL-based procedures for the digital voltmeter
    2023-07-27 02:05:03下载
    积分:1
  • NIOS设计从入门到精通
    nios大神进阶,一本非常好的FPGA书籍,从RTL到eclips(nios tech.a very good book learning FPGA tech.)
    2018-06-04 11:39:01下载
    积分:1
  • 这是一个FIR低通滤波器,以
    一个FIR低通滤波器,最小阻带衰减-30db,带内波动小于1db.用MAXPLUS2设计与仿真。-This is a FIR LPF, with-30dB in stop-band and sigma is less than 1dB. It is designed and simulated on MAXPLUS2.
    2022-04-29 09:43:31下载
    积分:1
  • VHDL_APPOINTMENT TIME(Hẹn thời gian hiển thị LCD sử dụng ngôn ngữ VHDL)
    VHDL_APPOINTMENT TIME(Hẹn thời gian hiển thị LCD sử dụng ngôn ngữ VHDL)
    2022-01-25 18:25:54下载
    积分:1
  • E1 (FIRST ORDER EUROPE TRANSMISSION STANDARD)qw
    E1 (FIRST ORDER EUROPE TRANSMISSION STANDARD)qw
    2023-06-23 08:30:04下载
    积分:1
  • 696518资源总数
  • 104298会员总数
  • 46今日下载