-
DAC verilog 的 Termometric 代码
Termometric 代码 DAC 的 14 位到 76 位 Verilog 语言。源 decoder.v 和 decoderTB.v
- 2022-05-05 14:49:09下载
- 积分:1
-
四位全加器的Verilog源代码
应用背景小的verilog程序,实现一四位全加器的功能。它有两大模块。一个是四位全加器,另一个是一位全加器,它是采用组合逻辑,不复杂,但简洁明了。这将是一个很好的第一步,学习verillog。适合初学者练习。关键技术只是Verilog和组合逻辑实现一四位加法器。它建立了2个模块。一个是大 ;框架,其他作品如子功能。家庭 ;spratan-3e XC3S100E,设备,包装cp132。全加器意味着它有一个进位,它可以显示的进行,如果过流发生。
- 2022-02-07 21:27:28下载
- 积分:1
-
temperature
温度传感器实验,将温控芯片的温度信号通过fpga用数码管显示(temperature display)
- 2012-03-26 21:49:23下载
- 积分:1
-
count4
这是一个基于Quartus2 开发环境的4输入加法器( 4adder basic on Quartus2)
- 2013-08-04 09:45:07下载
- 积分:1
-
N-bits-by-M-bits
这是一个verilog代码实现的常用乘法器。设计的是通用N比特乘M比特的二进制乘法器(This is a common multiplier verilog code. Design of a generic N bits by M bits of the binary multiplier)
- 2013-10-05 19:44:52下载
- 积分:1
-
data_rom
正弦信号发生器,用VHDL来完成,抗干扰能力较强,(Sinusoidal signal generator, using VHDL to accomplish, a strong anti-interference ability,)
- 2009-07-15 22:44:02下载
- 积分:1
-
VHDL-the-count
利用VHDL 硬件描述语言设计一个0~9999 的加法计数器。根据一定频率的触发
时钟,计数器进行加计数,并利用数码管进行显示,当计数到9999 时,从0 开始重新计数(Use of VHDL hardware description language design a 0 ~ 9999 addition counter. According to a certain frequency of the trigger
The clock, counter add count, and use digital pipes to show that when the count to 9999, starting from 0 to count
)
- 2012-01-13 14:01:38下载
- 积分:1
-
第八部分 EEPROM读写例程
在AX309开发板上有一个IIC接口的EEPROM芯片24LC04,容量大小为4Kbit,用户可以用来存放一些硬件设置数据或者用户信息。因为EEPROM为掉电后数据不丢失的存储芯片,另外用户也可以通过IIC总线对它进行多次编程。想要读写EEPROM,我们首先要理解IIC总线读写的时序。
- 2023-05-27 18:10:04下载
- 积分:1
-
psk_rician-channel-MATLAB
QPSK在赖斯信道下的模拟仿真,包括K=6和K=10下的情况(QPSK in, Laisi Xin Road, under the simulation, including the case of K = 6 and K = 10 under)
- 2013-04-26 21:30:18下载
- 积分:1
-
设计采用Verilog自动贩卖机实施
术语自动贩卖是指要约出售可能我或大或小的项目。自动贩卖机的这种设计涉及设计和实现是基于数量和价格列出不同项目。所列出的项目1)咖啡2)茶3)饮品(凉)该系统的设计是基于有限状态机,即有限状态机,它可以通过使用状态图及其相应的过渡状态来容易地编程上。自动售货机的动画可以使用的HDL设计系列软件来实现。
- 2022-03-04 12:13:10下载
- 积分:1