登录
首页 » 嵌入式系统 » AlRERA company for the DE2 development board USB debug example

AlRERA company for the DE2 development board USB debug example

于 2022-03-26 发布 文件大小:1.31 MB
0 126
下载积分: 2 下载次数: 1

代码说明:

用于AlRERA 公司DE2开发板上的USB 调试的实例-AlRERA company for the DE2 development board USB debug example

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论


0 个回复

  • Control of stepper motor speed control to make the pros, take along can make mod...
    控制步进电动机做正反向调速控制,捎做修改可实现调速.-Control of stepper motor speed control to make the pros, take along can make modifications to achieve speed control.
    2023-02-05 14:00:03下载
    积分:1
  • 日本的实时操作norti源码
    日本的实时嵌入式操作系统norti源码--The norti source code of Real-Time & Embedded OS in Japan
    2022-10-10 21:15:02下载
    积分:1
  • SD card read and write registers and data, debug the success of direct use.
    读写SD卡寄存器和数据,调试成功,直接能用.-SD card read and write registers and data, debug the success of direct use.
    2022-07-18 13:20:26下载
    积分:1
  • Verilog DHL教程
    Verilog DHL教程-Verilog DHL course
    2023-04-02 00:35:04下载
    积分:1
  • linux 串口通信驱动源码,该代码能够接PC机键盘
    linux 串口通信驱动源码,该代码能够接PC机键盘-linux-source-driven serial communication, the code can access PC keyboard
    2022-07-03 22:37:47下载
    积分:1
  • 80x87
    80x87
    2022-02-22 08:02:18下载
    积分:1
  • GPSR (自制 GPS 接收器)
    我积极地设计此接收器后阅读的工作 的维德马尔 Matjaž,S53MV,开发一个 GPS 接收器,从零开始,使用主要分立元件,在 20 多年前了他对 DSP 后硬限制如果和 1 位模数转换器的使用让我感兴趣。接收器这里描述作品基于同样的原则。其 1 位模数转换器是 6 针 IC 附近针 LVDS 输出比较器。在强噪声下隐藏但不可抹煞的双层的量子化糊出现在视图中是来自每个卫星的信号。 所有 GPS 卫星都传输上相同的频率,1575.42 MHz,使用直接序列扩频 (DSSS)。L1 载波遍布 2mhz 带宽,其强度在地球的表面是-130 dBm。在同一带宽的热噪声功率是-111 dbm 之间,所以在接收天线的 GPS 信号是 ~ 20 分贝的噪音底之下。任何信号,目前,叠加在另一个,埋在噪声,恢复后双层量子化似乎有悖常理 !我写了模拟说服自己。 GPS 依赖于被称为黄金守则,从噪声和彼此分离信号的伪随机序列的相关特性。每个卫星传送一个独特的序列。所有信号都的噪音,包括那些其他卫星和硬限幅器量化误差。在正确的相位与相同的代码混合脱蔓延想要的信号,进一步传播一切。窄带滤波然后移除宽带噪声而不会影响 (再次狭窄的) 想要的信号。硬限制 (1 位
    2022-03-14 18:47:36下载
    积分:1
  • VB上位机控制LED灯程序
    这个是VB上位机控制LED灯的程序。欢迎大家下载、试用。谢谢大家的支持!
    2022-10-12 21:50:03下载
    积分:1
  • 波特率发生器的VHDL源码。适用于uart、spi、IIC
    波特率发生器的VHDL源码。适用于uart、spi、IIC-Baud rate generator VHDL source code. Apply to uart, spi, IIC
    2022-01-27 13:25:16下载
    积分:1
  • 曼彻斯特解码
    应用背景## readme.txt文件:,和6 / 6 / 15#  ;#曼彻斯特编码来编码,结合#  ;时钟+数据 ;在一个单一的线,异步串行接口##编码是很容易的:(数据)异或(方波时钟)##解码是一个涉及多一点: ;方法见史:这个具体的设计从未 ;和 ;我原来的主人。这是一个优雅的在一个很坏的人我prevy溶液许多年前。大多数大多数的数字设计同步,这是具有一个或多个钟,这是唯一一个我遇到的异步 ;在我 ;数字逻辑,嵌入式固件设计职业生涯。弗兰克班尼特关键技术#人。五是Verilog RTL,异步状态#  ;具有单输入机:“A”和一个3 / 4#  ;输入一个名为“广告时间延迟版本”#  ;可通过数字延迟线& nbsp;#  ;或逻辑元件。#  ;这个状态机导出的原始数据#  ;和时钟输出。注意:只有一个#  ;位的变化发生在输入或状态位#  ;分配#人。T是一个男人的Verilog测试夹具的V。##得过分 ;$ apt-get install gplcver gtkwave##运行仿真 ;美元过分的人。T V人。 ;gtkwave美元verilog.dump ; ;读取保存文件:gtksetup.sav#
    2022-02-16 01:53:10下载
    积分:1
  • 696518资源总数
  • 105273会员总数
  • 10今日下载