登录
首页 » Others » 基于matlab的GUI曲柄摇杆机构的运动仿真的源程序

基于matlab的GUI曲柄摇杆机构的运动仿真的源程序

于 2021-10-29 发布
0 105
下载积分: 1 下载次数: 1

代码说明:

基于matlab的GUI曲柄摇杆机构的运动仿真的源程序。结果是运动的界面,输入参数可以求出摇杆机构的加速度,角加速度,极位夹角,行程速比系数等。

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • Android Wifi 局域网通信 TCP Client Sokect 客户端收发数据例
    Android Wifi 局域网通信 TCP Client Sokect 客户端收发数据例程,连接别的设备的 socket 服务端后可以与之收发数据,实现通信
    2020-12-05下载
    积分:1
  • WebGIS完整功能例子
    WebGIS完整功能例子 其他人的太贵了。。。偶这个你只要评论一下别人,就能拿到这一分,就能下载了。省的找的好累,或者积分太多了。。。
    2020-11-29下载
    积分:1
  • 故障诊断数据集及实现代码
    【实例简介】文件包括凯斯西储大学轴承故障数据,分别在负载1.2.3下的十种故障类型,通过卷积神经网络方法对其进行故障诊断,准确率高达99.67%,使用python语言对其进行复现,里面包括具体对应的论文。亲测好用
    2021-11-05 00:31:15下载
    积分:1
  • 莫防破解模块2.0,支持全系统隐藏进,保护进,隐藏模块,支持win7 64位隐藏进,,支持win8 64位隐藏进,支持win10 64位隐藏进
    莫防破解模块2.0,支持全系统隐藏进程,保护进程,隐藏模块,支持win7 64位隐藏进程,隐藏模块,支持win8 64位隐藏进程,隐藏模块支持win10 64位隐藏进程,隐藏模块如发现个别机子隐藏时 蓝屏,请记住 开始蓝屏的时长,可写个循环,例如20分钟蓝屏,便20分钟取消隐藏进程,然后重新加载隐藏进程
    2020-12-04下载
    积分:1
  • 基于FPGA的DDS信号发生器
    【摘要】介绍了利用现场可编程逻辑门阵列FPGA实现直接数字频率合成(DDS)的原理,以及以DDS为核心的信号发生器。重点介绍了DDS技术在FPGA中的实现方法,给出了采用ALTERA公司的FLEX系列FPGA芯片FLEX10K进行直接数字频率合成的VHDL源程序。【关键词】 直接数字频率合成(DDS); 现场可编程逻辑器件(FPGA);硬件描述语言(VHDL);【前言】随着数字技术在仪表和通信系统中的广泛应用,一种从参考频率源生成多种频率的数字控制方法应运而生,这种技术被称为直接数字合成(DDS)。DDS技术是一种从相位概念出发直接合成所需波形的一种新的全数字频率合成技术。目前各大芯片
    2021-05-06下载
    积分:1
  • 通信网基本概念与主体结构(第二版)答案
    《通信网基本概念及其主体结构》一书 (第二版)课后练习答案。主要是问答和简述以及设计题的解答。
    2020-12-01下载
    积分:1
  • Microphone Array Signal Processing
    基于麦克风阵列的信号处理技术,经典的信号处理学习参考资料。
    2020-12-07下载
    积分:1
  • FLAC2D安装包
    FLAC2D7.0安装包1,点击flac.7.00.411.msi安装软件,完成后不要运行。2,把Crack文件夹里的flac700.exe 复制粘贴到软件安装目录里,如C:Program FilesItascaFLAC700Exe32 替换原文件即可。
    2021-05-07下载
    积分:1
  • MPU-6050 六轴传感器数据手册(中文)
    MPU-6050 六轴传感器数据手册(中文)T。pvewTop View88昌翼24123122212019CLKIN18 GNDCLKIN 118 GNDNc 217|NcNC 2Nc6NCNc 316NCMPU-6000MPU-6050Nc16 NCNc514NCAUX DA613VDDAUX_DA613VDDmoQB5B召azQFN PackageQFN Package24-pin, 4mm x 4mm xo9mm24-pin, 4mm x 4mm x 0.9mm+2+7.2典型应用GNDCr 10n2巴2222l2巴2凹2CLKINMPU600回而MPU-6050 sAX CLAUX CLGNDClVLOGIC△NDGNDTypical Operating Circuits73所用电容规格器件标签规格数量校准滤波电容(Pm10)C1陶瓷,Ⅹ7R,0.1uF±10%,2VVDD旁路电容(Pin13)C2陶瓷,Ⅹ7R,0.1uF±10%,4∨电荷泵电容(Pin20)C3陶瓷,Ⅹ7R,10UF±10%,50VLOGC旁路电容(Pin8)C4陶瓷,X7R,10uF±10%,4V7.4上电过程建议Power-Up Sequencing1. TVDDR is VDD rise time: Time for vdd to risefrom 10% to 90% of its final valueVDDR2. TVDDR is $100msec3. tvr is VLOGIC rise time: Time forVLOGIC to rise from 10% to 90% of its finalVDDvaltlVR4. TVGR is S3msec90%5. TvG-VDD is the delay from the start of VDDramp to the start of VLOGIC riseVLOGIC10%6. TVLGVDD is 20: VLOGIC amplitude mustalways be sVDD amplitude7. VDD and VLOGIC must be monotonicramps1.VLOG|C振幅必须sVDD振幅2.VDD上升时间(TvDR)为实际值的10%到90%之间3.VDD上升时间(TvDR)≤100ms4.ⅥLOGC上升时间( TVLGR)为实际值的10%到90%之间5. VLOGIO上爪时间(TvcR)≤3ms6. TVG-VDD为从VDD上升沿到LOG|C上升沿的时间7.VDD和ⅥLOGC必须是单调边沿7.5系统结构图CLKINCLKOUTacknowledgSCL FROMMASTER8clock pulse forSTARTacknowledgementconditionAcknowledge on the ic bus通信开始标志(S)发出后,主设备会传送一个7位的Save地址,并且后面跟着一个第8位,称为Read/ Write位。R^W位表小主改备是在接受从改备的数据还是在向其写数据。然后,主设备释放SDA线,等待从设各的应答信号(ACK)。每个字节的传输都要跟随有一个应答位。应答产生时,从设备将SDA线拉低并且在SCL为晑电平时保持低。数据传输总是以停止标志(P)结束,然后释放通信线路。然而,主设备也可以产生重复的开始信号去操作另一台从设备,而不发出结束标志。综上可知,所有的SDA信号变化都要在SCL时钟为低电平时进行,除了廾始和结束标志。SDA91-7891-7START ADDRESS RN ACKDATAACKDATAACK STOPconditionComplete IC Data Transfer如果要写MPU-60X0寄存器,主设备除了发出开始标志(S)和地址位,还要加一个R∧W位,0为写,1为读。在第9个时钟周期(高电平时),MPU-60X0产生应答信号。然后主设备开始传送奇行器地址(RA),接到应答后,开始传送寄存器数据,然后仍然要有应答信号,依次类推。单字节写入时序Master S AD+WRADATASlaveACKACKACK连续写入时序
    2020-12-05下载
    积分:1
  • Opencv:基于MFC 对话框 摄像头采集视频 保存视频 播放本地视频 滑块控制播放进度
    在vs2010中建立MFC对话框,通过opencv实现图像的采集、保存、播放本地视频、通过滑块控制播放进度。
    2021-05-06下载
    积分:1
  • 696518资源总数
  • 104269会员总数
  • 31今日下载