登录
首页 » Verilog » 示波器设计源工程

示波器设计源工程

于 2021-01-02 发布
0 128
下载积分: 1 下载次数: 1

代码说明:

说明:  示波器设计,首先,AD模块对模拟信号进行采样,触发电路根据采样信号判断触发条件。满足触发条件后,连续采样一定数量的点(本系统中为640个点),存储到RAM中。峰峰值、频率计算模块对RAM中储存的波形数据进行计算,得到波形的频率以及峰峰值;VGA模块将波形显示出来,并显示计算得到的峰峰值和频率数值。(Firstly, the ad module samples the analog signal, and the trigger circuit judges the trigger condition according to the sampling signal. After meeting the trigger conditions, a certain number of points (640 points in this system) are sampled continuously and stored in RAM. The peak to peak and frequency calculation module calculates the waveform data stored in RAM to obtain the frequency and peak to peak of the waveform; the VGA module displays the waveform and displays the calculated peak to peak and frequency values.)

文件列表:

示波器设计源工程\lab4, 0 , 2021-01-01
示波器设计源工程\lab4\readme.txt, 1080 , 2021-01-01
示波器设计源工程\lab4\Src, 0 , 2021-01-01
示波器设计源工程\lab4\Src\Constraint, 0 , 2021-01-01
示波器设计源工程\lab4\Src\Constraint\oscilloscope.xdc, 1831 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\char_rom_mapping.v, 10156 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\clock.v, 4488 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\clock.veo, 4217 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\clock.xci, 84501 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\clock.xdc, 2711 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\clock.xml, 269484 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\clock_board.xdc, 60 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\clock_clk_wiz.v, 8268 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\clock_ooc.xdc, 2482 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\doc, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\doc\clk_wiz_v5_4_changelog.txt, 6415 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\mmcm_pll_drp_func_7s_mmcm.vh, 24240 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\mmcm_pll_drp_func_7s_pll.vh, 19041 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\mmcm_pll_drp_func_us_mmcm.vh, 24226 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\mmcm_pll_drp_func_us_pll.vh, 22052 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\mmcm_pll_drp_func_us_plus_mmcm.vh, 31888 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock\mmcm_pll_drp_func_us_plus_pll.vh, 19555 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\clock_control.v, 1874 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\debounce_0.dcp, 4001 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\debounce_0.veo, 3035 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\debounce_0.xci, 3009 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\debounce_0.xml, 18021 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\debounce_0_funcsim.v, 6100 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\debounce_0_funcsim.vhdl, 6587 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\debounce_0_stub.v, 1234 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\debounce_0_stub.vhdl, 1288 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\sim, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\sim\debounce_0.v, 2713 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\sim_1, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\sim_1\new, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\sim_1\new\debounce_tb.v, 898 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\sources_1, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\sources_1\new, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\sources_1\new\debounce.v, 1020 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\synth, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\debounce_0\synth\debounce_0.v, 2982 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\Fre_Calculate.v, 4796 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\Fre_Vopp_mapping_rom.v, 5245 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_debounce_1.0.zip, 3007 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_debounce_1.0, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_debounce_1.0\component.xml, 9758 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_debounce_1.0\sim_1, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_debounce_1.0\sim_1\new, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_debounce_1.0\sim_1\new\debounce_tb.v, 898 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_debounce_1.0\sources_1, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_debounce_1.0\sources_1\new, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_debounce_1.0\sources_1\new\debounce.v, 1020 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_debounce_1.0\xgui, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_debounce_1.0\xgui\debounce_v1_0.tcl, 205 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_vga_1.0.zip, 3414 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_vga_1.0, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_vga_1.0\component.xml, 15615 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_vga_1.0\vga.v, 2004 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_vga_1.0\xgui, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_vga_1.0\xgui\vga_v1_0.tcl, 5928 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_xadc_1.0.zip, 8895 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_xadc_1.0, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_xadc_1.0\component.xml, 29623 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_xadc_1.0\ip, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_xadc_1.0\ip\xadc_wiz_0, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_xadc_1.0\ip\xadc_wiz_0\xadc_wiz_0.xci, 37291 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_xadc_1.0\new, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_xadc_1.0\new\xadc.v, 8720 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_xadc_1.0\xgui, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\IP_Catalog\XUP_xadc_1.0\xgui\xadc_v1_0.tcl, 13347 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\OSC_top.v, 5619 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\trigger.v, 875 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_0, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_0\sim, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_0\sim\vga_0.v, 3092 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_0\synth, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_0\synth\vga_0.v, 3394 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_0\vga.v, 2004 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_0\vga_0.dcp, 8059 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_0\vga_0.veo, 3263 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_0\vga_0.xci, 5350 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_0\vga_0.xml, 23136 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_0\vga_0_funcsim.v, 28704 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_0\vga_0_funcsim.vhdl, 35252 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_0\vga_0_stub.v, 1435 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_0\vga_0_stub.vhdl, 1488 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\vga_initials.v, 8795 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\waveform_mapping_rom.v, 36140 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\waveform_ram.v, 21964 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\xadc_0, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\xadc_0\ip, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\xadc_0\ip\xadc_wiz_0, 0 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\xadc_0\ip\xadc_wiz_0\xadc_wiz_0.upgrade_log, 628 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\xadc_0\ip\xadc_wiz_0\xadc_wiz_0.v, 9165 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\xadc_0\ip\xadc_wiz_0\xadc_wiz_0.xci, 34439 , 2021-01-01
示波器设计源工程\lab4\Src\HDL_source\xadc_0\ip\xadc_wiz_0\xadc_wiz_0.xdc, 2484 , 2021-01-01

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • Superpostion
    Superposition Coding for broadchannels
    2019-06-19 01:11:11下载
    积分:1
  • Single frequency 0.8MHz
    这是一个超声在金属中传播的仿真案例,通过COMSOL仿真软件实现的。(This is a simulation of the propagation of ultrasound in metals,realized by COMSOL simulation software.)
    2020-10-20 14:27:25下载
    积分:1
  • microgrid report
    说明:  该文件提供微电网模型的基本组成部分,包括SUMULINK仿真图,计算公式等。(The file provides the basic components of the microgrid model, including SUMULINK simulation diagram, calculation formula, etc.)
    2019-04-11 14:35:19下载
    积分:1
  • 这个一款BREW手机游戏,游戏主要目的就是玩家扮掩消防员的角色,将大楼中的火扑灭,救出围困在大火中的人们...
    这个一款BREW手机游戏,游戏主要目的就是玩家扮掩消防员的角色,将大楼中的火扑灭,救出围困在大火中的人们-the new BREW phones, games, is aimed mainly at gamers play the role of fireman exposure to the building fire out and rescued trapped in the fire of people
    2022-05-25 12:49:30下载
    积分:1
  • 颜色识别二维码
    专门用来识别红色的aruco码,区分blob(Special recognition of red aruco codes)
    2019-08-07 18:36:38下载
    积分:1
  • bogao
    水库调度应用,水库水文信息快速准确统计,实现制表自动化(Application of reservoir operation, Hydrological information fast and accurate statistics, the realization of automated tabulation)
    2021-04-13 17:48:56下载
    积分:1
  • 爬取热门微博评论并进行数据分析、nlp情感分析
    爬取热门微博评论并进行数据分析、nlp情感分析 xuenlp.py功能包含: 读取数据库并进行数据去重 对微博评论进行情感分析并生成统计结果 统计微博评论中的表情排行 统计微博评论中的粉丝排行前20(Crawl popular microblog comments and do data analysis and NLP sentiment analysis Xuenlp.py functions include: Read the database and de-duplicate the data Emotional analysis of microblog comments and generating statistical results Statistical expression ranking in microblog comments Statistics of the top 20 fans in microblog comments)
    2020-06-23 05:20:02下载
    积分:1
  • 基于LabVIEW的多通道数据采集系统
    说明:  基于labview的多通道数据采集系统,可以说西安多通道数据采集,同时完成复杂工程设计(Multi channel data acquisition system based on LabVIEW)
    2020-07-11 23:21:47下载
    积分:1
  • four_steg_analysis
    改程序包括了四种数字水印的隐写分析。四种方法都还不错。(Reform program, including four digital watermarking steganalysis. Four methods are pretty good.)
    2009-06-23 21:32:09下载
    积分:1
  • orcadcapturecis9
    OrCAD Capture CIS 9 实用教程(OrCAD Capture CIS 9 Practical Tutorial)
    2010-02-02 12:41:13下载
    积分:1
  • 696518资源总数
  • 104269会员总数
  • 31今日下载