登录
首页 » Others » IAR与KEIL之间的迅速移植

IAR与KEIL之间的迅速移植

于 2020-12-09 发布
0 134
下载积分: 1 下载次数: 1

代码说明:

详细介绍了IAR与KEIL之间的迅速移植,刚从网上下的,拿出来分享一下

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • 基于matlab的susan角点检测算法
    算法实现了基于matlab的角点检测,使用的是susan角点检测算法
    2020-11-30下载
    积分:1
  • MATLAB带通滤波器
    应用切比雪夫滤波器,设计了带通滤波器function y=bandp(x,f1,f3,fsl,fsh,rp,rs,Fs)%带通滤波%使用注意事项:通带或阻带的截止频率与采样率的选取范围是不能超过采样率的一半%即,f1,f3,fs1,fsh,的值小于 Fs/2%x:需要带通滤波的序列% f 1:通带左边界% f 3:通带右边界% fs1:衰减截止左边界% fsh:衰变截止右边界%rp:边带区衰减DB数设置%rs:截止区衰减DB数设置%FS:序列x的采样频率% f1=300;f3=500;%通带截止频率上下限% fsl=200;fsh=600;%阻带截止频率上下限%
    2020-12-09下载
    积分:1
  • QT写的RTSP播放器,各QT版本可完整译运行
    最近项目用到播放RTSP视频流,研究了一阵子,初步写了个demo,放出源码,QT实现RTSP视频流播放这块例子比较少,而且大部分不可用,不是缺lib库就是缺运行库等,就算几个可用的VLC,QTAV,播放视频的速度及画面呈现质量实在不敢恭维,特意编写了此DEMO,全部放出代码以供学习
    2020-12-04下载
    积分:1
  • 尚硅谷1024专用全套视频打包地址
    HA、 Flume、 Kafka、 HBase、 Sqoop、 Oozie、mpVue、 微信公众号、前端热门面试题、韩顺平LinuxJavaSE面试题、人工智能、Python项目-谷粒教育、SVN
    2020-11-28下载
    积分:1
  • 基于单片机的银行排队叫号系统的设计
    基于单片机的银行排队叫号系统的设计,毕设论文,查重通过审核,列举了三种方案并进行筛选。论文中有程序运行截图。对应代码也已经上传,亲测正确,可实现论文中提及的功能。
    2020-12-02下载
    积分:1
  • 贪婪算法matlab 代码
    一个具体的贪婪算法matlab程序代码,可以作为子程序嵌入到多种程序中,方便实用
    2020-11-28下载
    积分:1
  • MATLAB基于几何图形法的障碍物地图构建算法
    这是一份关于MATLAB基于几何图形法的障碍物地图构建算法的源代码,是我总结的自己关于线性规划的构图方法的理解,里面包含四个matlab的函数,可以直接调试,没有主函数,直接运行需要自己提供输入参数,具体参数代码注释的很详细,不理解的可以看我写的博客,link:https://blog.csdn.net/SimileciWH/article/details/83958617
    2020-07-03下载
    积分:1
  • STM32仿三菱FX1S、FX1N、FX2N源码
    STM32F103RCT6仿三菱FX1S FX1N FX2N程序KEIL 源码PLC工程能通讯、能写入、能运行、校验、读出、监控 代码类产品由于具备可复制性,一经销售,买家不得以任何理由退款 、退货,请亲们理解,谢谢!编译环境:Keil MDK 4.12-4.71(以上的版本不支持)-如果需要我们可以提供连接CPU需要:STM32F103--RAM内存不小于64K Flash内存不小于128K串口使用:USART1-(PA9PA10)我们提供的是项目工程文件,所以主要你的MDK版本兼容直接编译就可以了;支持所有支持三菱PLC的触摸屏
    2020-12-02下载
    积分:1
  • 赛灵思FPGA设计高级技巧篇--华为内部资料.pdf
    【实例简介】任何事务都是一分为二的有利就有弊我们发现现在越来越多的工程师不关心自己的电路实现形式以为我只要将功能描述正确其它事情交给工具就行了在这种思想影响下工程师在用HDL语言描述电路时脑袋里没有任何电路概念或者非常模糊也不清楚自己写的代码综合出来之后是什么样子映射到芯片中又会是什么样子有没有充分利用到FPGA的一些特殊资源遇到问题立刻想到的是换速度更快容量更大的FPGA器件导致物料成本上升更为要命的是由于不了解器件结构更不了解与器件结构紧密相关的设计技巧过分依赖综合等工具工具不行自己也就束手无策导致问题迟迟不能解决从而严重影响开发周期导致开发成本急剧上升。 目前我们的设计规模越来越庞大动辄上百万门几百万门的电路屡见不鲜同时我们所采用的器件工艺越来越先进已经步入深亚微米时代而在对待深亚微米的器件上我们的设计方法将不可避免地发生变化要更多地关注以前很少关注的线延时我相信ASIC设计以后也会如此此时如果我们不在设计方法设计技巧上有所提高是无法面对这些庞大的基于深亚微米技术的电路设计而且现在的竞争越来越激励从节约公司成本角度出发也要求我们尽可能在比较小的器件里完成比较多的功能。 本文对读者的技能基本要求是熟悉数字电路基本知识如加法器计数器RAM等熟悉基本的同步电路设计方法熟悉HDL语言对FPGA的结构有所了解对FPGA设计流程比较了解。
    2021-11-30 00:52:22下载
    积分:1
  • Introduction to Radar Systems.pdf
    Introduction to Radar Systems.pdf
    2020-12-07下载
    积分:1
  • 696518资源总数
  • 104269会员总数
  • 42今日下载