登录
首页 » Others » fpga峰值采样verilog程序

fpga峰值采样verilog程序

于 2020-12-04 发布
0 144
下载积分: 1 下载次数: 1

代码说明:

fpga开发,峰值采样计数,verilog代码

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论


0 个回复

  • STM32驱动迪文串口屏
    STM32驱动迪文串口屏
    2020-12-02下载
    积分:1
  • 次下载搞定,STM32F103各种外围电路合集(都有了)
    【实例简介】STM32f103各种外围电路合集,一次下载搞定!
    2021-11-12 00:37:42下载
    积分:1
  • 经典进化算法SPEA2
    SPEA2是多目标进化算法的经典程序,对于DTLZ序列测试函数有较好的求解性能。
    2020-11-29下载
    积分:1
  • 2018电赛 FDC2214 STM32
    2018电赛 FDC2214 STM32 程序 已调试成功,直接使用即可!
    2020-12-11下载
    积分:1
  • ATSHA204加密芯片资料(含c代码)
    本压缩包内包含ATSHA204加密芯片技术手册、原理图和基于STM32F103的C语言例程,资源丰富,稀缺……
    2020-06-29下载
    积分:1
  • 3U5台电机顺序启动,逆序停止案例.gxw
    3U5台电机顺序启动,逆序停止案例
    2021-05-06下载
    积分:1
  • 纯电动汽车整车控制器完整解决方案
    一份关于纯电动汽车整车控制器解决方案的文档,希望对大家有用图概述■主要功能■整车能量协调控制DC/DCTPMsChargeLDM■整车附件控制BMSBCU整车故障诊断与处理HV/BMS CANFunction CANInverterMotor EnableMotor enable■车辆状态监视与控制TractionGeneratorDrive CANMotor■整车自定义功能VCUEMSHCU)K…”ABS/ESP■必要性System■协调各部件控制器Inputs优化车辆性能,提高驾驶舒适性■减小动力系统变更、优化的难度及工作量■缩短新车型开发的周期助力.汽车电子概述驾驶员方向盘油门制动选档器VDN/R总调度模块信号上信输下作能附充故号电模件电障输处管式管控管诊出入理管制理断处VCU驱↓使能信号状态反馈驱动制动动电机转矩控制N路面阻力A国助力.汽车电子概述■VcU控制器特点■整车厂最容易也是必须掌握的核心技术之■车载能源系统■驱动系统■控制系统■通过√CU能掌握、控制整车的网络架构、定义各个子系统的功能■各整车厂定制开发,但可以规划统一平台■开发周期短,开发难度可控■工作环境相对较好,系统可靠性较高www.hirain.com■可兼容PHEV和EV车型助力.汽车电子图目录VCU功能概述VCU系统开发恒润现有的∨CU开发平台VCU相关的工具和服务总结及经验介绍助力.汽车电子汽车电子产品开发流程概念提出/批准隹项目批准原型试生产发布策划产品设计开发过程设计与开发L产品及过程确认生产项目准备〉S0阶段s1阶段s2阶段s3阶段)量产S0阶段(Demo)S1阶段(DEV)s2阶段(DV)S3阶段(PV)●D/ PFMEA● DEMEA●模块冻结●模块调整●方案设计●s2样件设计● PEMEA●物料选择和认可●s0样件设计●s样件加工)●试验持0S样件设计●s0样件试制●S2样件测试生产支持°●s1样件加工●s2样件试验S样件测试集成测试助力.汽车电子汽车电子产品开发流程系统工程产品研发管理产品需求开发产品确认项目计划方案设计集成验证确认一需求产品需求监控与控制跟踪项目进展信息设计二需求设计实现样件试制验证二需求跟踪跟踪风险管理实现一需求跟踪求管理需求跟踪矩阵需求变更控制)管理文件记录产品文件和记录测量数据支持配置管理过程及产品质量保证N测量分析助力.汽车电子汽车电子产品开发流程一系统系统需求系统确认系统功能系统测试系统分解分系统集成■■■■■■■■■■■■■■■■■■■■■■■■总体需求分析单系统确认产品组件结构分解单系统集成功能模块设计模块测试组件组件实现组件助力.汽车电子汽车电子产品开发流程—策略x00 AOED AZ 2003功能设计标定测试与验证快速控制原型硬件在回路仿真目标代码生成助力.汽车电子
    2020-12-05下载
    积分:1
  • 机械臂智能避障算法.rar
    【实例简介】这是机械臂智能避障算法,能够完美躲避障碍夹取物品,代码是M代码,运行main函数即可实现仿真使用,可以修改目的地参数、障碍参数。
    2021-11-17 00:31:32下载
    积分:1
  • 图像清晰度评价指标 Matlab
    对图像进行清晰度评价的指标,包含熵、交叉熵、峰值信噪比、Qabf、平均梯度、SSIM、互信息、NMI等,采用MATLAB编写。
    2020-05-31下载
    积分:1
  • 28335芯片中文资料
    28335的中文翻译资料,很好,很全面,几乎把英文版的意思都表达到了lEXASINSTRUMENTS寄存器校准多通道缓冲串行端口模块增强型控制器局域网模块和串行通信接口模块串行外设接口模块内部集成电路外部接器件支持器件和开发支持工具命名规则文档支持社区资源电气规范最大绝对额定值建议的运行条件电气特性流耗减少流耗流耗图散热设计考虑在没有针对的信号缓冲的情况下,仿真器连接时序参数符号安排定时参数的通用注释测试负载电路器件时钟表时钟要求和特性电源排序电源管理和监控电路解决方案通用输入输出输出时序输入时序针对输入信号的采样窗口宽度低功耗模式唤陧时序增强型控制外设增强型脉宽调制器时序触发区输入时序高分辨率时序增强型捕捉时序增强型正交编码器脉冲时序转换开始时序外部中断时序电气特性和时序串行外设接口模块主模式时序受控模式时序外部接口时序同步模式异步模式信号与致外部接口读取时序外部接口写入时序版权内容EXASINSTRUMENTS带有一个外部等待状态的外部接口读取准备就绪时序带有一个外部等待状态的外部接口写入准备就绪时序和定时片载模数转挨器加电控制位时序定义顺序采样模式(单通道)同步采样模式(双通道)详细说明多通道缓冲串行端口模块发送和接收时序作为主控或者受控时序闪存定时器件和器件之间的迁移到的修订历史记录到修订历史记录散热和机械数据内容权lEXASINSTRUMENTS图片列表引脚蒲型四方扁平封装(顶视图)焊球(左上象限)(底视图)焊球右上象限)(底视图焊球(左下象限)(底视图焊球(右下象限)(底视图)焊球塑料(左上象限)(底视图)焊球塑料(右上象限)(底视图)焊球塑料(左下象限)(底视图)焊球塑料(右上象限)(底视图)功能方框图内存映射内存映射内存映射外部和中断源外部中断使用块的中断复用时钟和复位域和块方框图使用一个外部振荡器使用一个外部振荡器使用内部振荡器实全装置模块功能方框图定时器定时器屮断信号和输出信号时基计数器同步方案子模块显示关键内部信号互连功能方框图功能方框图模块的方框图带有内部基准的引脚连接带有外部基准的引脚连接模块方框图和接口电路图内存映射内存吹射串行通信接口模块方框图模块方框图(受控模式外设模块接口方框图使用采样窗口的限定外部接口方框图典型的位数据总线连接典型的位数据总线连接的器件命名法示例典型运行电流与频率间的关系(典型运行功率与频率间的关系(版权图片列表EXASINSTRUMENTS在没有针对的信号缓冲的情况下,仿真器连接测试负载电路时钟时序加电复位热复位写入寄存器所产生的效果的示例通用输出时序采样模式通用输入时序进入和退出定时进入和退出时序图使用的唤醒特性或者时序外部中断时序主控模式外部时序(时钟相位)主控模式外部时序(时钟相位)受控模式夕部时序(时钟相位受控模式外部时序(时钟相位)和之间的关系示例读取访问示例写入访问使用同步访问读取的样本使用异步访问读取的样本使用同步访问写入使用异步访问写入外部接口保持波形时序要求加电控制位时序模拟输入阻抗模型顺序采样模式(单通道)时序同步采样模式时序接收时序发送时序作为主控或者受控时的时序:作为主控或者受控时的时序作为主控或者受控时的时序:作为主控或者受控时的时序图片列表权lEXASINSTRUMENTS图表列表碩件特性硬件特性信号说明中闪存扇区的地址中闪存扇区的地址中闪存扇区的地址处理安全代码付置等待状态引导模式选择外设引导加载引脚外设帧寄存器外设帧寄存器外设帧客存器外设帧寄存器器件仿真寄存器外设中断配置和控制奇存器外部中断寄存器,时钟,安全装置,和低功率模式寄存器设置分频选项可能的配置模式低功率模式定时器,,配置和控制寄存器控制和状态寄存器(屮的默认配置)控制和状态寄存器(在中重新映射的配置可由访问)控制和状态奇存器控制和状态寄存器寄存器寄存器汇总收发器寄存器映射寄存器寄存器寄存器寄存器寄存器寄存器复用器外设选择矩阵复用器外设选择矩阵复用器外设选择矩阵配置和控制寄存器映射外设选择指南时电源引脚的流耗为电源引脚的流耗不同外设的典型流耗(在上时)计时和命名规则(器件)版权图表列表EXASINSTRUMENTS计时和命名规则(器件)输入时钟频率时序要求被启用时序要求被禁用开关特性(旁通或者被禁用)电源管哩和监控电路解决方案序要求通用输出开关特性通用输入时序要求模式时序要求模式开关特性模式定时要求模式开关特性模式时序要求模式开关特性时序要求开关特性可编程控制枚障区输入定时要求在时,高分辨率特性增强型捕捉时序要求开关特性增强型正交编码器脉冲时序要求开关特性外部转换开始开关特性外部中断时序要求外部屮断开关特性时序主控模式外部时序(吋钟相位)主控模式外部时序(时钟相位)受控模式外部时序(时钟相位)受空模式外部时序(时钟相位中配置的参数和脉冲持续时间之间的关系时钟配置对于外部存储器接口读取时序要求外部内存接口读取开关特性外部存储器接口写入开关特性外部接口读取开关特性(读取准备就绪,个等待状态)外部接口读取时序要求(读取就绪,个等待状态同步时序要求(读取准各就绪,个等待状态)异步时序要求(读取准各就绪,个等待状态外部接口写入开关特性(写入准备就绪,个等待状态)同步时序要求(写入准各就绪,个等待状态异步时序要求(写入准各就绪,个等待状态)时序要求时序要求电气特性(在推荐的运行条件下)加电延迟不同配置的典型电流消耗(在上)图表列表权lEXASINSTRUMENTS顺序采样模式时序同步采样模式时序时序时要求开关特性作为主控或者受控定时要求作为主控或者受控开关特性主控或者受控时的定时要求作为主控或者受控开关特性作为主控或者受控定时要求作为主控或者受控开关特性作为主控或者受控定时要求作为主控或者受控时的开关侍性对于和温度材料的闪存耐受度闪存对于温度材料的耐受度上的闪存参数:闪存访问时序闪存数据保持持续时间不同频率上所需最小的闪存等待状态散热模型引脚结果散热模型引脚结果散热模型焊球结果散热模型焊球结果版权图表列表TEXASINSTRUMENTS数字信号控制器查询样品特性高性能静态技术增强型控制外设高达周期时间)多达个脉宽调制输出内核,设计高达个支持微边界定位分辨率高性能位的高分辨率脉宽调制器输出单精度浮点单元()(只在高达个事件捕捉输入上提供)多达两个正交编码器接口和双介质方问控制运算高达个位定时器(个以及个)哈佛总线架构高达位定时器快速中断响应和处理个以及个统一存储器编程模型三个位定时器高效代码(使用和汇编语言)串行端口外设通道处理器(用多达个控制器局域网模块和多达模块位或位外部接口高达个模块(可配置为)超过地址范围个模块片载存储器一个内部集成电路总线位模数转换器个通道闪存,转换率通道输入复用器闪存两个采样保持单一同步转换闪存,内部或者外部基准次性可编程多达个具有输入滤波功能可单独编程的多路复用引导通用输入输出引脚支持软件引导模式(通过边界扫描支持和并高级仿真特性标准数学表分析和断点功能时钟和系统控制借助硬件的实时调试支持动态锁相环开发支持包括比率变化片载振荡器编译器汇编语言连接器安全装置定时器模块到引脚可以连接到八个外部内核中断其中的一个数字电机控制和数字电源软件库可支持仝部个外设中断的外设中断扩展块位安全密钥锁保护闪存模块防止固件逆向工程标准标准测试端口和边界扫面架构A版权
    2020-12-08下载
    积分:1
  • 696518资源总数
  • 104569会员总数
  • 24今日下载