Key Technologies for 5G Wireless Systems
5G无线通信系统关键技术(剑桥大学出版社) 2017年出版 对于5G所有最新技术进行了详细说明 很全的工具书Key Technologies for5G Wireless SystemsVINCENT W. S, WONGUniversity of British ColumbiaROBERT SCHOBERUniversity of Erlangen-NurembergDERRICK WING KWAN NGUniversity of New South WalesLI-CHUN WANGNational Chiao-Tung University即CAMBRIDGEUNIVERSITY PRESSCAMBRIDGEUNIVERSITY PRESSUniversity Printing House. Cambridge CB2 SBS. United KindomOne Liberty Plaza, 20h Floor New York, NY I(H0X, USA477 williamstown Road, port Melbourne, yic 3207 australia48424, 2nd Floor, Ansar Rod, Daryaganj. Delhi- I l4XH2, India79 Anson Road, #o6-(/ 00, Singapore 079%MCambridge University Press is part of the Lniversity of CambridgeIt furthers the University s mission by disseminating knowledge in the pursuit ofeducation, leaming and research at the highest international levels of excellence.www.cermbrid吧eInformtiononthistitlewww.cambridgeorg/978110713241810,1017③781316771655C Cambridge University Press 2017This puhlication is in copyright. Subjcct to sututonry exceptionand to the provisions of relewant collective licensing agreementsno reproduction of any part may take place without the writtenpermission of Cutmbridgre University Press.First published 2(117Printed in the United Kingdom by TJ International Ltd. Padstow, CornwallA catalogue recor for this pudlieafiove is aailable fromm the British LibraryLibrary of Congress Cataloging- in Pi hlicaiomz dataNames: Wong, Vincent W.S., editorTitle: Key technologies for 5G wireless systems/edited by Vincent W.S. Wong [and 3 otherOther titles key technologies for five g wireless svstemsDescription: Carmbrisige: New York, NY: Cambridge Lniversity Press, 2017.Identifiers: l CCN 2016045220)1 ISBN 9781 172418 (hardback)Subjects: LCSH: Wireless communication systems, I Machine-to-machinecommunications. Internet of things.Classitication: LCC TKs1032K49 2(17 DDC 621.38450-dc23LcrecordavailaBleathttps://lccnioc-gov/2016m5220)ISBN 978-1-107-17241- HardbackCambridge University Press has no responsibility for the persistence or accuracy ofURLs for extermal or third-party Internet websites referred to in this puhlication,and does not guarantee that any content on such websites is, or will remainaccurate of appropriateContentsList of Contributorspage xvIPrefaceKXIOverview of New Technolog ies for 5G SystemsVincent W S, Wong, Robert Schober, Derrick Wing Kwan Ng, and Li-Chun Wang1.1 Introduction1.2 Cloud Radio Access Networks1.3 Cloud Computing and Fog Computing1. 4 Non-orthogonal Multiple Access1. 5 Flexible Physical Layer Design334.4671. 6 Massive MIMo1. 7 Full-Duplex Communications1. 8 Millimeter wave1.9 Mobile Data Offloading, LTE-Unlicensed, and Smart Data Pricing131. 10 IoT M2M. and D2D1. I1 Radio Resource Management, Interference Mitigation, and Caching61. 12 Energy Harvesting Communications1. 13 Visible Light Communication19Acknowledgments20ReferencesPart I Communication Network Architectures for 5G Systems25Cloud Radio Access Networks for 5G Systems27Chih-Lin I, Jinn Huang, Xueyan Husang, Rongwved Ren, and Yami. Chen2.1 Rethinking the Fundamentals for 5G Systems272 User- Centric Networks2923 C-RAN Basics292.3.1 C-RAN Challenges Toward SGI302.4 Next Generation Fronthaul Interface (NGFI: The FH Solutionfor SGC-RAN312. 4.1 Proof-of-Concept Development of NGFI33Contents2.5 Proof-of-Concept Verification of Virtualized C-RAN2.5.1 Data packets3725.2 Test Procedure382.5.3 Test Results392. 6 Rethinking the Protocol Stack for C-RAN2.6.1 Motivation402.6.2 Multilevel Centralized and Distributed Protocol Stack402.7 Conclusion45AcknowledgmentsReferencesFronthaul-Aware Design for Cloud Radio Access Networks48Liang Liu, Wei Yu, and Osvaldo Simeone3. 1 Introduction483.2 Fronthaul-Aware Cooperative Transmission and Reception493. 2.1 Uplink513.2.2 Downlink573.3 Fronthaul-Aware Data Link and Physical layers61.3. I Uplink633.3.2 Downlink693.4 Conclusion73Acknowledgments74References74MobEdge computing76Ben Liang4.1 Introduction764.2 Mobile Edge Computing774.3 Reference architecture794.4 Benefits and Application Scenarios804 4.1 User-Oriented Use cases4. 4.2 Operator-Oriented Use Ca814 5 Research challenges824.5.1 Computation Offloading824.5.2 Communication Access to Computational Resources834.5.3 Multi-resource Schedulin844.5 4 Mobility Management854.5.5 Resource Allocation and Pricing4.5.6 Network functions virtualization864.5, 7 Security and Pri864.5.8 Integration with Emerging Technologies874.6 Conclusion88ReferencesContentsDecentralized Radio Resource Management for Dense HeterogeneousWireless networksAbolfazl Mehhodniya and Fumiyuki Adach5.1 Introduction925.2 System Model935.2.1 SINR Expression5.2.2 Load and Cost Function Expressions955.3 Joint BSCSA/UECSA ON/OFF Switching Scheme965.3.1 StrateTy Selection and Beacon Transmission53.2 UE AssocIation5.3.3 Proposed Channel Segregation Algorithms985.3.4 Mixed-Strategy Update3.4 Computer Simulation5.5 Conclusion104Acknowledgments04References105Part ll Physical Layer Communication Techniques107Non-Orthogonal Multiple Access(NOMA)for 5G Systems109Wei Llang, Zhiguo Ding, and H. Vincent Poor6.1 Introduction1106.2 NOMA in Single-Input Single-Output(SISO)Systems1126.2.1 The basics of nomaI126. 2. 2 Impact of User Pairing on NOMA136.2,3 Cognitive Radio Inspired NOMA6. 3 NOMA in MIMO Systems1206.3.1 System Model for MIMO-NOMA Schemes1216.3.2 Design of Precoding and Detection Matrices with Limited CSIT 1236.3.3 Design of Precoding and Detection Matrices with Perfect CSIT 1266.4 Summary and Future Directions128ReferencesFlexible Physical Layer Design133Maximilian Matthe, Martin Danneberg, Dan Zhang, and Gerhard Fettweis7.1 Introduction1337. 2 Generalized Frequency Division Multiplexing357.3 Software-Defined waveform1377. 3. 1 Time Domain Processing1387.3.2 Implementation Architecture1387.4 GFDM Receiver Design14174 Synchronization unit1427. 4.2 Channel Estimation Unit1474.3 MIMo-GFDM Detection Unit145Contents7.5 Summary and Outlook147Acknowledgments148References488Distributed Massive MIMO in Cellular Networks15IMichail Matthaiou and Shi Jin8. I Introduction15l8. 2 Massive MIMO: Basic Principles1528.2.1 Uplink Downlink Channel Models1538.2.2Favorable Propagation1548.3 Performance of Linear Receivers in a Massive MIMO Uplink1548.4 performance of linear precoders in a massive mimo downlink1578. s Channel estimation in massive mimo systems1588.5.1 Uplink Transmission1598.5.2 Downlink Transmission1608.6 Applications of Massive MIMO Technology1618.6.1 Full-Duplex Relaying with Massive Antenna Arrays1618.6.2 Joint Wireless Information Transfer and Energy Transfer forDistributed massive mimo1638.7 Open Future Research Directions1678. 8 Conclusionl68References169Full-Duplex Protocol Design for 5G Networks172Tanelf Ahonen and Risto wichman9.1 Introduction1729. 2 Basics of Full-Duplex Systems1739.2.1 In-Band Full-Duplex Operation Mode1739.2.2 Self-Interference and Co-channel Interference1749.2.3 Full-Duplex Transceivers in Communication Links1759. 2. 4 Other Applications of Full-Duplex Transceivers1789.3 Design of Full-Duplex Protocols1799.3, 1 Challenges and Opportunities in Full-Duplex Operation1799.3.2 Full-Duplex Communication Scenarios in 5G NetworksR9.4 Analysis of Full-Duplex Protocols1829.4.1 Operation Modes in Wideband Fading Channels1829. 4, 2 Full- Duplex Versus Half-Duplex in Wideband Transmission1849.5 Conclusion1849.5.1 Prospective Scientific Research DirectionsI849.5.2 Full-Duplex in Commercial 5G Networks185RLItrtncekl8610Millimeter Wave Communications for 5G Networks188Jiho Song, Miguel R Castellanos, and David J. LoweContentsⅸx10.1 Motivations and Opportunities18810.2 Millimeter Wave Radio Propagation18910. 2.1 Radio Attenuation1890. 2. 2. Free-Space Path LOSs19I10.2.3 Severe shadow19310.2 4 Millimeter Wave Channel model19310.2.5 Link Budget Analysis19410.3 Beamforming Architectures19510.3, Analog beamforming solutions19610.3.2 Hybrid Beamforming Solutions20010.3.3 Low-Resolution Receiver Architecture2010.4 Channel Acquisition Techniques20110.4.1 Subspace Sampling for Beam Alignment20210.4.2 Compressed Channel estimation Techniques20510.5 Deployment Challenges and Applications20710.5.1 EM Exposure at Millimeter Wave Frequencies20710.5.2 Heterogeneous and Small-Cell Networks208Acknowledgments209References209Interference Mitigation Techniques for Wireless Networks214Koralia N Pappi and George K, Karag annidis1 1.1 Introduction21411.2 The Interference Management Challenge in the 5G vision21411. 2. 1 The 5G Primary Goals and Their Impact on Interference2141 1.2.2 Enabling Technologies for Improving Network Efficiencyand Mitigating Interference21611.3 Improving the Cell-Edge User Experience: Coordinated Multipoint218I 1.3.1 Deployment Scenarios and Network Architecture2181 13. 2 CoMP Techniques for the Uplink22011.3.3 CoMP Techniques for the Downlink2211 1.4 Interference Alignment: Exploiting Signal Space Dimensions2231 1.4.1 The Concept of Linear Interference Alignment224L1. 4.2 The Example of the X-Channel225I 1. 4.3 The K-User Interference Channel and Cellular NetworksAsymptotic Interference Alignment22611.4.4 Cooperative Interferenee Networks22711.4.5 Insight from IA into the Capacity Limits of Wireless Networks 22711.5 Compute-and-Forward Protocol: Cooperation at the ReceiverSide for the Uplink22811.5.1 Encoding and Decoding of the CoF Protocol22811.5.2 Achievable-Rate Region and Integer Equation Selection23011.5.3 Advantages and Challenges of the CoF Protocol232IL6 Conclusion233References233
- 2020-12-06下载
- 积分:1
Xilinx可编程逻辑器件的高级应用与设计技巧.pdf
Xilinx可编程逻辑器件的高级应用与设计技巧,fpga进阶的参考书。EDA工具应用丛书Xin可编程逻辑器件的高级应用与设计技巧孙航编著電子工業出版社Publishing House of Electronics Industry北京· BEIJING内容简介木书以浅入深凵、图文并戊的方式,全面介纲了全球最大可编程器件生产商 Xilinx的 oolttunner. ll、spaa3、tex1。和 rtex- PTo等系列最新器件的结构和特性;司时还较大篇幅介绍了最新设计开发环坻IsE6炇其辋助设计丁具,可编程逻辑器件的岗级应用和设计技巧,基于 CPLDFPGA的8和32位嵌入式处理器的原理与设计,高速串行数据通信接口设计和信号完整性设计等内容木书既是从事消费淡电子产品设计、通信系统设计、联入式处理器系统设计及控制设备开发设训人员不可或缺的、针对性非鷖强的技术书籍,又可作为逻辑和占用集成电路设计相关专业高年级本科及研究教学、科研参考书木经计可,六得以任何方式复制或抄老本书之部分或全部内容。版权廝有,侵权必究图书在版编目cP数据Xilin可编栏逻辑器件的高级应用与设计技巧/孙航编著.一北尔:电子T业出版社,2002.3EDA工具应用丛书)ISBN7121-0Ql0041.X…Ⅱ孙…ⅢI.可编程逻辑器件一基本知识1.TP3321中国版小图节馆CP数掉核了(2004)第06717号责忏编弭:琰特约编辑:叶皓肟印刷:求京人卫印圳出版发行:电了⊥业出版社北京市海淀区万寿路173信箱邮编1036经销:各地新华书沾店开;787X1092116E张:2675字数:686千字印次:204年8月第1祝印印数:500册定价:3900元凡鹦头也了⊥业出版社的图书,如有缺损问题,请向灼买店调换。若书店售缺,请与本补发行部联系。联系电话:(00)6827977。质量投诉诮发邮件至 Zits phe」omcn,盗版侵权报请发邮件至dbqggphei. com.cn o前言镟荇3〔通信、消费和计算)融合功能越来越多地出现在各种咤子产品中,数罕化、智能化设计已经变得愈来愈普及,产品的更新换代不断加快,个性化产品不断涌现同时:随着系统向髙速度、低功耗、低电压和多媒体、网络化、移动化方向的发展,其对电路的要求越来越高,因此,传统的单一功能的集成电路设计技术已无法满足性能日益提髙的整机系统的要求。而可编程遡铒器件( CPLDFPGA)由于其固有的特性,正好填补了这方面的需求。叮编程逻辑器件可以方便地通过欢逻辑结构的修改和配置,完成对系统和设备的升级:以便迅速适应市场的变化。可编程逻辑器件的另一个特点是,可以支持多种通信协议和接口标准,并可以随着标准和协议的演变而改变功能。对系统设计师来说这是大优势,因为他们可以在早期当标准还在变化时就开始硬件设计,以后再改变代码来反映最终的标准。可编程逻辑在速度和等待时间方面优于纯软件解决方案。由于NRE(不可冋收工程)成本较低,开发时间较短,同时比ASC(专用集成电路)实现具有更大的灵活性,促使了可编程逻辑器件的高速发展。另外,由于半导仁技术的飞迷发展,其工艺水平已经达到了深亚微米级,以9mmT艺技术制迢的芯片已经问世:芯片的集成度成倍数地提高:时钟频率已发展到数吉然兹。閃此,未来的集成电路技衤的发展趋势,是把整个系统集成到一个芯片上去,这种芯片被称为片上系統。芯片内除了丰富的可编程逻辑资源以外、还包括了高速的处理器硬核、处呷器软核、DsP模块、大量的冇储器资源、高速行收发器模块、系统时钟管理器、多标溎的输入输岀接口模块等。片上系统比起当今的超大规模集成电路来说,无论是集成规模还是运行频率都有长足的发展。而采用具有系统级性能的复杂可编程逻辑器件和现场可编程门阵列实现可编程片上系统也成为今后的一个发展向。也许,在不久的将来,我们看到的计算机中央处理器芯片不是传统的CPU,而是一个能够实现高速、多任务并行处埋、随心所欲“换芯”(升级)的可编程逻辑器件。正是因为集成电路的迅盂发展,推动了电子技术的发展,带来了电子系统设计的不断变革。Xlin公司是全球最大的可编程逻辑器件制造商,也是FPGA器件的发明者,特别是在通信技术领域,xix不仅是一个提供通信器件的供应商,还积极地参与通信标准的制定,堤供系统集成和系统解决方案等。为了满足和适应市场的需要,该公司不断地推出高性能的可编器件。从早期的XC95*、ⅹC40、 Spartan/ Spartanx、Ⅴ irtex/ Virtex-E、 Spartan-tSpartan-IE系列,发展刭现在的 CoolRunner-I、平台级和系统级的Ⅴ Virtex、Ⅴ irtex-IPro/virtex ProX,以及90m工艺没术的 Spartan-3系列器件。在器件内,不仪有32位的PowerPC405处理器硬核、32位的 Microblaze处理器软核、8位的 Picoblaze处理器软核,还提供了能够支持3,125GHz0GHz高速肆行通信的 Rocketo模块,以及DSP模块等。而且器件的价格不断地下降,如 Spartan3系列中的40万门器件价格在8美元以下。这些器件已广泛地应用于医疗设备、通信设备和航天、消费等各个领域。在2004年,当rxiux还将推出基于 ASMBL〔 Application Specific Modular Block,面向应用的组合模块架构的可编稈逻辑器件),这又将带来场平台级和系统级逻辑器件的革命作为一位从事多年可编程逻辑器件应用和技术服务的专业技术人员,有必要和义务不断地将8iinx最新的器件和信总及其应用介绍给广大的科抆工作者,这也是作者編写此的目的。本书将以Xn公可的产品为背景,系统介绍该公司最新CPLD和FPA产品的结构原理、性能特点、设计方法,详细介绍IE6集成化设计L具的特忠和使用方法,重点介绍 CPLDFPGA在数字系统设计、嵌入式处理器没计、高速串行数据通信等方面的应用:同时,还将对高速电路设计及信号完整性问题进行深入的探讨。而对于 Xilinx摧出的早期CPLD/FPGA器件,如XC95系列、xC40系列、第一代和第一代的 Spartan系列及Ⅴ Irtex系列,已经有很多资料和书籍进行了详细介绍,许多读者设计者对这些器件的使用也较为熟悉,因此,本书将不对这些器件进行重复讲解,以节省篇幅本书共分13章。第1章介绍 Xilinx的新一代复杂可绽程逻辑器件 CooiRunner-Ⅱ的结构、特性及每个功能模块的没计应用。第2章介绍ⅹiiκ的平台級现场可编程门阵列器件irtex-和ⅵ firex-IPro的结构、特性及设讦应用;同时还将对用于可支持10Gbs串行数据传输模块的ⅵ irtex- I proX系列器件进行简单描述。第3章介绍Xinκ提供的最新的低成本、高性能 Spartan-IE和 Spartan3系列器件的结构、特性及设计应用。第4章介绍Xilinx提供的集成化设计环境ISE6的初级应用,通过本章的学习和书中提供设计范例,可以使读者熟练地掌握ISE6设计工具的设计流程、基本功能和使用,并能进行基本的逻辑设计。第5章是第4章的提高篇,介绍xinx的各种辅助设计工具,通过本章的学习,可以使读者掌握辅助没计工具的使用,以满足复杂逻辑设计的需要。在进行复杂逻辑设计时,为了提高遐辑设计的性能,设计者希望对设计进行些设计方面的约定。第6章介绍约束设计的原埋、使用,以及如何利用设计工具提供的报告进行时序方面的分析,并对设计进行修改,从而满足设计的要求。第7章介绍针对 Xilinx可编程逻辑器件的一些高级设计方法,这些设计方法对大型、复杂的逻辑设计非常有用。在本章中,针对不同的设计群体,可以选择不同的设计方法,这些没计方法包括:①宏生成器,设计者采用该工具可以设计一些IP模块:②增量设计,可以方便设计的调试,并加快设计的速度;③模块化设计,该设计方法为基于团队的设计方式,将大型、复杂的设计分成数个模块,采用并行设计,从而缩短设计周期,提高设计性能。第8章介绍一些在进行逻辑设计时经常出现的问题及解决方法和设计技巧。第9章介绍 Xilinx在高速串行通信方面的应用,包括在Virtex-lFro和Vtx-lPoX平台级系列器件中集成3125Gb/和10Gbs串行通信收发器模块的原理、结构及使用。第10章介绍iinκ在FPGA中提供的两种32位嵌入式处理器方案,一种是采用先进的IP植入技术嵌入在iex-11Pro系列器件中的IBM公可的Powerpc405硬核处理器模块;另一种是采用了IBM总线技术的 Microblaze32位嵌入式处琿器软核。本章将详细介绍这两种处理器的内部结构、原浬。此外,还介绍采用Powerpc405处理器实现的 UltraControler控制器,处理器开发工具EDK61,以及如何使用该工具进行嵌入式处理器的设计。 Picoblaze是xinx推出的8位嵌入式处埋器软核模块,该模块可以集成到CPLD和PPGA可编程逻辑器件中,根据设计者的需要可以集成多个该模坎。第1章介绍 Pico Blaze模块的原理、结构、设计流程和应用。第12章为髙速电路设计篇,介绍在进行复杂和高速的逻辑及板级设计时,如何保证信号的传输质呈,如何在设计之前进行设计评估。第13章介绍与 Xilinx逻器件设计和ISE有关的第方的Modelsim仿真工具和 Synplify pro综合工具的使用。由于篇幅所限,本书不对ⅤHDL和 Verilog语言的语法结构及设计使用进行专门介绍。有关这方面的知识,请參考VHDL程序设计》、《硬件描述语言 epilog》等有关书籍和资料。在阅读和使用这本书时,需掌猩一些基本的VHDL和 verily话法结构和知识。书中所涉及到的参考设计,可登录网站hp:/ww.insight-ap,omcn和httpwww.insightFAE.org获取,或发送 E-mail专作者联系,地址为; hunter sun@ vista- asiapacific.cm在本书编写过程中,得到Xinx公司深圳办事处髙级工程师李进华和胡锓问志的大力帮助,并提供了宗贵的意见,在此表示衷心的感谢!孙航目录第1章 Coolrurner-]]系列器件结构及描述_■t概述2 CooIRunTer-I器件的逻辑结构1.2.]功能模块………即甲pbB即卜B即Bb“即目4bE2.2高级内部互连矩阵………即■萨甲甲即1.2.3输入匏出模块……■■■■严■■日日甲『■■幽血·中甲甲『甲自血中早P目■血鲁PPPP中自昏P甲目P■司甲P唱4日P宁24时钟分频器模块…r…r,…;……………甲早甲平冒唱血鲁甲■13 CoolRunner-]器件的时序模………會P■4P個4甲日日4:1.3.1时序模型描述…………1.3.2时序模皇设计范刺■■b■↓■罾郾L■↓郾■■■日■■■甲■■■↓■■唱↓L着4』晷唱q■看着4■■■4↓■■4■暑着■d山·着4■■■晶■■■山■4 Coolrunner. 1器件的设计和使用ad■1214.]双沿触发奇存器的使用【4,2时钟分频器的使用………唱冒■■。■14.3频率合成的使用………平早■13144门空功能的应用…r…r"t"::144.5施密特触发器的应用……………………"………………………………………14L46输入输出标准的应用…………-……-…-…4.7翰入輸出引脚你为参考电源输入的设置■■着■血看善■唱唱县■■昌■噌■■■昌』一■■■L=■L175木章小结幽·L血日甲甲日自甲1P晋自·甲唱冒幽甲早■d山■■■■hb■■晋晶■山b画b_画ma第2章 Tirtex-I/ Virtex-ⅡIPro系列器件结构及描述2概述中『晋1自會2.2Ⅴ irtex-Ⅱ系列器件结构和特性平日··■曾幽中冒■q■■甲P■冒■目■血口■b自日1画自咖。日咖。◆2221itex-I系列器件性…………………"r………"s…"t"2222 Virtex-的逻辑结构■■q■■日日自■日自■P顰『自b■『■『■中晋『晋h警■·』督■日■■“自山4晶。可即●中。■……∵·2223Ⅵ irtex- lI Pro系列器件结构和特性中中■■曾r!·35231 virtex I Pro系列器仵简介……………中會冒T■■232 virtex- IL Pro系列器件的组织结构…■P中1冒24 irtex- II Pro X系列器件简介晶T冒冒■画冒画山5本章小结4T+:■■1■日1血第3单 Spartan-E和 Spartan3系列器件结构及描述3!杨述■■■孟司4·◆·曾】·自中省吾■■面■晶如4532 Spartan-1E系列FPGA…………………………………………………4532. I Spart組n-LE器件简介322 Spartan-:!E器件结构描述ⅤI33 Spartan-3系列FPGA…23.31 Spartan-器件荷介■會即■督■画44日日日『日『日………·52332 Spartan-3器件结构描述bhr中h晶甲中山dI3.4本章小结■十■■冒■1■■日1鲁督■十l番鲁■昏昏卜bb番■■■d■b晶山d晶口第4章ISE6x设计工具简介和使用…………164641概述………42 Xilinx设计流程…………………………………………………694.3ISE6I软件的使用画■即■毛画■口司即43.设计开始→………了I43.2设计入(HL)……-……4.3.3仿真行为模型〔功能仿真4.34使用Msm进行仿真…43.5改计输入……………………:………………BI4.3.6设计实现43.7对顶层设计进行仿真(时序仿真)……………■电↓电·一■着LLLL画L4.38ED设计方法口山↓↓番944引脚与区城约束编辑器(PACE441利用PACE指定輸入输出的引脚和特性■L命LL■■·■s晶Lp甲甲p+最e442.利用PACF工具完成对逻辑区城酷控制-……4.4.3PACE的SSO分析和DRC功能……………".TT.+.1++F1+Hn+:964.44PACE时序分析功能r,…,………,…,……"………………………………975 XiEnx综合技术ⅹST∵……·号中命早P唱P备吾唱看吾普4.6Xinx器件的设计实现154.7 Xilinx器件的编程和配置上具 IMPACT………………………………114.71编程参数的说明和选择4.72编程T具 iMPACT的甄置模式概述1164.7.3编理工具 IMPACT的使用…-…4.74用 iMPACT病程工具执行和下载配置文件…………………………""11348本章小结◆·--4Tr·平v■m:FTm""r!12l第5章ISE6的辅助设计工具■d■■5.1概述…"!u…12252IP核生成工具骨·冒■鲁■■"面■↓中中印自电"……"………122521 Core Generator在ISE6工具中的使用23522用 Core generator建立个新的T程………1125523 Corer中的存储器编辑器………1295.3布局规划器…昏!冒『冒■冒■日d1531布局规划器概述…………129532布局规划器的功能和应用……533布局规划器的使用·q导聊●唱丬■·导◆◆■日4■■罾中中◆■喟目冒唱甲晶■冒晋冒唱■■■中▲d血b●13154FrGA底层编辑器■■■■◆中中■■■■■甲門鲁中肀■■■■h■■b■■山矗当h画饣VIN54. 1 FPGA底层编辑器概述……………136542FrGA底层编辑器的使用■唱■■■■■p口d■口p中目中加上PPP“p●PP■■pDP1375.5集成化逻辑分析工具5.5.}集成化逻辑分具简介""…4……""”44552集成化逻辑分析工具的组成和没计流程…145553 Chip scope Pro6l的操炸和使用56 XPower功耗分析工具15956.1 XPower概述……1605.62 XPower的使用16157本章小结H【斷■『自曾■『平中中中·口P『甲甲P·自·自『曾冒『平血幽167第6章约束设计与时序分析……]6961概述…甲甲4。·‘B甲4·白日日甲●血血自自■督■■b由自■■■■●62时序约束昏■■■■■b血▲山·h■〓■b▲bd晶■甲甲命↓↓▲唧ψ■▲山■■■■hψψ■■■■■■ψ山h如【■血■■■hh如山昏■hp山d621周期约束………71622偏移约束■■■■■■■■■623特定约束……1756,24分纽约束……………………………,…63约柬编辑器+a日“18063.[约束编辑器的使月…6.32约束没的范例…………1器B64吋序分析器………………;…"…"s………………!189641时字分析器的用户界面…■咖·咖■■■■■即■即■咖■■昌■■↓■即■p■■L■■即晷昌4↓昌昌↓■即18g6.42时序分析器的使用…咖·■■·■■ψ咖中血血幽■■■■嗒甲噌■申ψ血血■■■■司聊申■p口■噌『罪■『·■■↓看■■卩寻即↓L晶44P190643时序分析报告的分析和阅读+如4如-甲。吾+65本章小结…第7章可编程逻辑器件的高级设计pa日B品日↓↓4品—B.L444B+日吾聊4+日*271概述……,2087,2法生成器…209721宏生成器简介…722RPM设汁流程和设计步骤……72.3用于RPM设计的约束命令甲■咖申申●呻·如■晷噌晷晷噌自◆斗吾■■■■■嚼即■自L』』昌■■■■口■■↓p+↓4k画pm·2]0724使用RPM(宏生成〉的设计范例21273增量设计215731增量设计筍介和设计流程L晶LL■732增量设计的运用2]g7.33使用增量设计的范例r:,,;r",22174模块化设计……225741模块化设计流程…………"…”……*卜自■■血白血幽血血t血個■迅■■二■J■■■dL225742模块化设训的运用…………743模块化设计的应用技巧…-rrrrX
- 2020-12-02下载
- 积分:1