登录
首页 » Others » 恒流源multisim仿真

恒流源multisim仿真

于 2020-11-27 发布
0 176
下载积分: 1 下载次数: 3

代码说明:

恒流源设计及仿真,multisim软件实现,0~20mA

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • 人脸识别的68个特征点检测库dat文件:shape_predictor_68_face_landmarks.dat
    官网下载 人脸识别的68个特征点检测库dat文件踪已经训练好的数据文件shape_predictor_68_face_landmarks.dat
    2021-05-06下载
    积分:1
  • Sobel算子图像边缘提取Matlab代码
    在图像处理中,使用Sobel算子进行边缘提取的Matlab代码。
    2020-12-05下载
    积分:1
  • 数字信号处理课设计--基于MATLAB有噪声语音信号处理
    滤波器设计在数字信号处理中占有极其重要的地位,FIR数字滤波器和IIR滤波器是滤波器设计的重要组成部分。利用MATLAB信号处理工具箱可以快速有效地设计各种数字滤波器。课题基于MATLAB有噪音语音信号处理的设计与实现,综合运用数字信号处理的理论知识对加噪声语音信号进行时域、频域分析和滤波。通过理论推导得出相应结论,再利用 MATLAB 作为编程工具进行计算机实现。在设计实现的过程中,使用窗函数法来设计FIR数字滤波器,用巴特沃斯、切比雪夫和双线性变法设计IIR数字滤波器,并利用MATLAB 作为辅助工具完成设计中的计算与图形的绘制。
    2021-05-06下载
    积分:1
  • matlab预处理近红外光谱
    有关matlab预处理近红外的代码,并附上相关的介绍,复制粘贴到matlab中即可
    2020-11-28下载
    积分:1
  • 3gpp 5G系列标准
    【实例简介】3gpp 5G系列标准,涵盖最新的关于5G方面的知识,系统架构,协议标准,测试案例...
    2021-11-16 00:42:30下载
    积分:1
  • 潮流计算求解导纳矩阵的通用
    给定任何网络拓扑结构的导纳矩阵都能被求解、、包括带变压器
    2020-12-08下载
    积分:1
  • 基于LABVIEW的温度采集管理设计
    该系统主要是基于labview实现的简单系统,能够实现温度的随机采集、曲线分析、平均值、最大值读取、以及历史数据的读取和打印功能
    2021-05-07下载
    积分:1
  • cpu设计实例-verilog
    cpu设计实例-verilog,通过这个文档 你可以很快的入手如何设计一份8位的cpu,其中的指令码位16位什么是CPU?CPU即中央处理单元的英文缩写,它是计算机的核心部计算机进行信息处理可分为两个步骤1)将数据和程序(即指令序列)输入到计算机的存储器中2)从第一条指令的地址起开始执行该程序,得到所需结果,结束运行。CPU的作用是协调并控制计算机的各个部件执行程序的指令序列,使其有条不紊地进行。因此它必须具有以下基本功能a)取指令:当程序已在存储器中时,首先根据程序入口地址取出一条程序,为此要发出指令地址及控制信号b)分析指令:即指令译码。是对当前取得的指令进行分析,指出它要求什么操作,并产生相应的操作控制命令c)执行指令:根据分析指令时产生的操作命令形成相应的操作控制信号序列,通过运算器,存储器及输入/输出设备的执行,实现每条指令的功能,其中包括对运算结果的处理以及下条指令地址的形成将其功能进一步细化,可概括如下1)能对指令进行译码并执行规定的动作;2)可以进行算术和逻辑运算;3)能与存储器,外设交换数据4)提供整个系统所需要的控制尽管各种CPU的性能指标和结构细节各同出功能分析,可知任何一种内目部结构至少应包含下面这些部件:1)算术逻辑运算部件(ALU)2)累加器;3)程序计数器;4)指令寄存器,译码器;5)时序和控制部件RISC即精筲指令集计算机( Reduced instruction seComputer)的缩写。它是一种八十年代才出现的CPU,与一般的CPU相比不仅只是筒化了指令系统,而且是通过筒化指令系统使计算机的结构更加筒单合理,从而提高了运算速度。从实现的途径看, RISC-CPU与一般的CPU的不同处在于:它的时序控制信号形成部件是用硬布线逻辑实现的而不是采用微程序控制的方式。所谓硬布线逻辑也就是用触发器和逻辑门直接连线所构成的状态机和组合逻辑,故产生控制序列的速度比用微程序控制方式快得多,因为这样做省去了读取微指令的时间RISC_CPU也包括上述这些部件,下面就详细介绍一个筒化的用于教学目的的 RISC-CPU的可综合 Veriloghdl模型的设计和伤真过程RISC CPU结构RISC_CPI是一个复杂的数字逻辑电路,但是它的基本部件的逻辑并不复杂。可把它分成八个基本部件:1)时钟发生器2)指令寄存器3)累加器4) RISC CPU算术逻辑运算单元5)数据控制器6)状态控制罨D7)程序计数器8)地址多路器中各部件的相互连接关系1时钟发生器时钟发生器时钟发生器利用外来时钟信号米生成一系列时钟信号送往的其他部件。其中是外来时钟的八分频信号。利用的上升沿来触发控制器开始执行一条指令,同时信号还将控制地址多路器输出指令地址和数据地址。信号用作指令寄存器、累加器、状态控制器的时钟信号则用于触发算术逻辑运算单元。时钟发生器c1kgen的波形
    2020-11-30下载
    积分:1
  • 百度地图地址批量转换计算距离和获取定位城市
    这个也是找了好久没找到,自己最近项目需要,也是研究之后写成了jar包,共需要的人直接拿来使用。里面有邮箱如有什么疑问可以发邮件,有时间一定解决,拿到测试代码需要 申请百度key,里面有文档说明,相信一看你都会。测试代码写的很清楚。
    2020-12-01下载
    积分:1
  • 数字下变频实验
    数字下变频实验ppt,包括原理,matlab实验和fpga实现。
    2020-11-27下载
    积分:1
  • 696518资源总数
  • 104349会员总数
  • 32今日下载