登录
首页 » Others » 斯坦福大学吴恩达机器学习课程 完整学习笔记+原始版讲义 全是高清版的ppt

斯坦福大学吴恩达机器学习课程 完整学习笔记+原始版讲义 全是高清版的ppt

于 2020-05-26 发布
0 193
下载积分: 1 下载次数: 6

代码说明:

斯坦福大学吴恩达机器学习课程 完整学习笔记 原始版讲义 全是高清版的ppt该课件为中科院一位仁兄在学习斯坦福大学吴恩达机器学习课程时候所做的学习笔记,非常好,吴老师上课略过的一些内容笔记都详细给出,并且还做了适当补充。强烈推荐。

下载说明:请别用迅雷下载,失败请重下,重下不扣分!

发表评论

0 个回复

  • 波束形成代码和原理解析
    包含波束形成代码和波束形成的原理解析,主要针对水声以及信号处理相关的设计人员有很大的帮助。
    2020-12-12下载
    积分:1
  • 方波,三角波,正弦波信号发生器设计报告
    信号发生器,包括方波产生电路,三角波产生电路,正弦波产生电路,仿真图,仿真数据均包含其中。
    2020-12-10下载
    积分:1
  • 鲁棒控制文献综述(Two into one)
    自己凑合,作为作业上交的小文章论文,里面有两篇哦
    2020-04-19下载
    积分:1
  • LABVIEW 虚拟示波器报告完整版
    LABVIEW 虚拟示波器报告完整版 LABVIEW 虚拟示波器报告完整版
    2020-12-11下载
    积分:1
  • 基于Apriori算法的商品推荐系统(MATLAB)
    根据Apriori算法中的频繁项来进行商品的推荐,用MATLAB实现,含有GUI界面,界面友好,含有程序代码说明
    2020-06-28下载
    积分:1
  • OFDM经典同步算法MATLAB
    常用经典OFDM同步算法的MATLAB程序,完整工程可直接运行
    2020-12-05下载
    积分:1
  • 现代通信系统(第二版)(MATLAB版) 包括全部例子的源代码
    现代通信系统(第二版)(MATLAB版) 包括全部例子的源代码
    2020-12-10下载
    积分:1
  • Planning Algorithms by Steven M. LaValle (z-lib.org).pdf
    Planning Algorithms by Steven M. LaValle (z-lib.org).pdf
    2020-12-08下载
    积分:1
  • cpu设计实例-verilog
    cpu设计实例-verilog,通过这个文档 你可以很快的入手如何设计一份8位的cpu,其中的指令码位16位什么是CPU?CPU即中央处理单元的英文缩写,它是计算机的核心部计算机进行信息处理可分为两个步骤1)将数据和程序(即指令序列)输入到计算机的存储器中2)从第一条指令的地址起开始执行该程序,得到所需结果,结束运行。CPU的作用是协调并控制计算机的各个部件执行程序的指令序列,使其有条不紊地进行。因此它必须具有以下基本功能a)取指令:当程序已在存储器中时,首先根据程序入口地址取出一条程序,为此要发出指令地址及控制信号b)分析指令:即指令译码。是对当前取得的指令进行分析,指出它要求什么操作,并产生相应的操作控制命令c)执行指令:根据分析指令时产生的操作命令形成相应的操作控制信号序列,通过运算器,存储器及输入/输出设备的执行,实现每条指令的功能,其中包括对运算结果的处理以及下条指令地址的形成将其功能进一步细化,可概括如下1)能对指令进行译码并执行规定的动作;2)可以进行算术和逻辑运算;3)能与存储器,外设交换数据4)提供整个系统所需要的控制尽管各种CPU的性能指标和结构细节各同出功能分析,可知任何一种内目部结构至少应包含下面这些部件:1)算术逻辑运算部件(ALU)2)累加器;3)程序计数器;4)指令寄存器,译码器;5)时序和控制部件RISC即精筲指令集计算机( Reduced instruction seComputer)的缩写。它是一种八十年代才出现的CPU,与一般的CPU相比不仅只是筒化了指令系统,而且是通过筒化指令系统使计算机的结构更加筒单合理,从而提高了运算速度。从实现的途径看, RISC-CPU与一般的CPU的不同处在于:它的时序控制信号形成部件是用硬布线逻辑实现的而不是采用微程序控制的方式。所谓硬布线逻辑也就是用触发器和逻辑门直接连线所构成的状态机和组合逻辑,故产生控制序列的速度比用微程序控制方式快得多,因为这样做省去了读取微指令的时间RISC_CPU也包括上述这些部件,下面就详细介绍一个筒化的用于教学目的的 RISC-CPU的可综合 Veriloghdl模型的设计和伤真过程RISC CPU结构RISC_CPI是一个复杂的数字逻辑电路,但是它的基本部件的逻辑并不复杂。可把它分成八个基本部件:1)时钟发生器2)指令寄存器3)累加器4) RISC CPU算术逻辑运算单元5)数据控制器6)状态控制罨D7)程序计数器8)地址多路器中各部件的相互连接关系1时钟发生器时钟发生器时钟发生器利用外来时钟信号米生成一系列时钟信号送往的其他部件。其中是外来时钟的八分频信号。利用的上升沿来触发控制器开始执行一条指令,同时信号还将控制地址多路器输出指令地址和数据地址。信号用作指令寄存器、累加器、状态控制器的时钟信号则用于触发算术逻辑运算单元。时钟发生器c1kgen的波形
    2020-11-30下载
    积分:1
  • Labwindow CVI的入门介绍
    介绍Labwindows CVI的使用,通过简单例子的讲解,使读者可以在初步了解CVI的特点和应用,非常使用初学者使用。
    2020-12-07下载
    积分:1
  • 696518资源总数
  • 104226会员总数
  • 29今日下载